×
03.07.2020
220.018.2e04

Результат интеллектуальной деятельности: ТОКОВЫЙ ПОРОГОВЫЙ ЭЛЕМЕНТ "СУММАТОР ПО МОДУЛЮ ТРИ"

Вид РИД

Изобретение

Аннотация: Изобретение относится к области радиотехники и аналоговой микроэлектроники и может быть использовано в быстродействующих аналоговых и аналого-цифровых интерфейсах для обработки сигналов датчиков. Технический результат заключается в создании токового порогового элемента «сумматор по модулю три», в котором внутреннее преобразование информации производится в токовой форме сигналов, что позволяет повысить быстродействие устройств преобразования информации. 1 з.п. ф-лы, 5 ил.

Предлагаемое изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в различных цифровых структурах и системах автоматического управления, передачи цифровой информации и т.п.

В различных вычислительных и управляющих системах широко используются компараторы, реализованные на основе эмиттерно-связанной логики [1-14], работающие по законам булевой алгебры и имеющие по выходу два логических состояния «0» и «1», характеризующихся низким и высоким потенциалами. В настоящее время двоичная элементная база практически достигла предельных функциональных возможностей, одним из перспективных путей дальнейшего повышения эффективности цифровых устройств является переход от двоичных булевых функций к многозначным логическим функциям и реализация соответствующей многозначной элементной базы.

В патенте [15], работе [16], а также монографиях [17-18] показано, что булева алгебра является частным случаем более общей линейной алгебры, практическая реализация которой в структуре вычислительных и логических устройств автоматики нового поколения требует создания специальной элементной базы, реализуемой на основе логики с многозначным внутренним представлением сигналов, в которой эквивалентом стандартного логического сигнала является квант тока I0. Заявляемое устройство «Токовый пороговый элемент «Сумматор по модулю 3» относится к этому типу логических элементов.

Ближайшим прототипом заявляемого устройства является логический элемент, представленный в патенте RU 2712412 («Токовый пороговый логический элемент «Равнозначность», МПК H03K 19/013, H03K 19/017, 2020 г.). Он содержит (фиг. 1) первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4 и второй 5 входные транзисторы с объединенными базами, которые подключены к первому 6 источнику напряжения смещения, третий 7 и четвертый 8 входные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму 9 источнику напряжения смещения, эмиттеры первого 4 и третьего 7 входных транзисторов связаны друг с другом, эмиттеры второго 5 и четвертого 8 входных транзисторов соединены друг с другом, первое 10 токовое зеркало, согласованное с первой 11 шиной источника питания, выход которого связан с выходом 3 устройства, коллекторы третьего 7 и четвертого 8 входных транзисторов подключены к первой 11 шине источника питания, второе 12 токовое зеркало, согласованное со второй 13 шиной источника питания, вход которого соединён со входами 1 и 2 устройства, первый 14 выход второго 12 токового зеркала связан с первой 11 шиной источника питания через первый 15 источник опорного тока, второй 16 выход второго 12 токового зеркала связан с первой 11 шиной источника питания через второй 17 источник опорного тока, коллекторы первого 4 и второго 5 входных транзисторов подключены ко второй 13 шине источника питания, пятый 18 и шестой 19 входные транзисторы, эмиттеры которых объединены и связаны со второй 13 шиной источника питания через третий 20 источник опорного тока, база пятого 18 входного транзистора подключена к объединенным эмиттерам первого 4 и третьего 7 входных транзисторов, седьмой 21 и восьмой 22 входные транзисторы, эмиттеры которых соединены друг с другом, база седьмого 21 входного транзистора связана с объединенными эмиттерами второго 5 и четвертого 8 входных транзисторов, третий 23 источник напряжения смещения подключен к базе шестого 19 входного транзистора, четвёртый 24 источник напряжения смещения соединён с базой восьмого 22 входного транзистора.

Существенный недостаток известного логического элемента состоит в том, что, несмотря на внутреннее многозначное представление сигналов, он предназначен для работы с входными и выходными двоичными сигналами и не обеспечивает возможность преобразования входных и выходных k-значных сигналов, что ограничивает функциональные возможности цифровой элементной базы и, в конечном итоге, приводит к снижению быстродействия. Это не позволяет создать функционально полный базис средств k-значной цифровой техники на принципах преобразования многозначных токовых сигналов. Применение многозначных пороговых функций и соответствующих им пороговых элементов, кроме реализации заданной логической функции, обеспечивает масштабирование и нормализацию уровней выходных сигналов и тем самым устраняет все погрешности сигналов, возникающие до порогового элемента.

Основная задача предлагаемого изобретения состоит в создании токового порогового элемента «Сумматор по модулю три», в котором внутреннее преобразование информации производится в токовой форме сигналов. В конечном итоге это позволяет повысить быстродействие и создать функционально полный базис цифровых устройств, работающих на принципах многозначной линейной алгебры [17-18].

Поставленная задача решается тем, что в логическом элементе (фиг.1), содержащем первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4 и второй 5 входные транзисторы с объединенными базами, которые подключены к первому 6 источнику напряжения смещения, третий 7 и четвертый 8 входные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму 9 источнику напряжения смещения, эмиттеры первого 4 и третьего 7 входных транзисторов связаны друг с другом, эмиттеры второго 5 и четвертого 8 входных транзисторов соединены друг с другом, первое 10 токовое зеркало, согласованное с первой 11 шиной источника питания, выход которого связан с выходом 3 устройства, коллекторы третьего 7 и четвертого 8 входных транзисторов подключены к первой 11 шине источника питания, второе 12 токовое зеркало, согласованное со второй 13 шиной источника питания, вход которого соединён со входами 1 и 2 устройства, первый 14 выход второго 12 токового зеркала связан с первой 11 шиной источника питания через первый 15 источник опорного тока, второй 16 выход второго 12 токового зеркала связан с первой 11 шиной источника питания через второй 17 источник опорного тока, коллекторы первого 4 и второго 5 входных транзисторов подключены ко второй 13 шине источника питания, пятый 18 и шестой 19 входные транзисторы, эмиттеры которых объединены и связаны со второй 13 шиной источника питания через третий 20 источник опорного тока, база пятого 18 входного транзистора подключена к объединенным эмиттерам первого 4 и третьего 7 входных транзисторов, седьмой 21 и восьмой 22 входные транзисторы, эмиттеры которых соединены друг с другом, база седьмого 21 входного транзистора связана с объединенными эмиттерами второго 5 и четвертого 8 входных транзисторов, третий 23 источник напряжения смещения подключен к базе шестого 19 входного транзистора, четвёртый 24 источник напряжения смещения соединён с базой восьмого 22 входного транзистора, предусмотрены новые элементы и связи – второе 12 токовое зеркало содержит дополнительный 25 выход, который подключен к объединенным эмиттерам седьмого 21 и восьмого 22 входных транзисторов, первый 14 выход второго 12 токового зеркала связан с объединенными эмиттерами первого 4 и третьего 7 входных транзисторов, второй 16 выход второго 12 токового зеркала подключен к объединенным эмиттерам второго 5 и четвертого 8 входных транзисторов, коллекторы пятого 18 и восьмого 22 входных транзисторов согласованы с первой 11 шиной источника питания, коллекторы шестого 19 и седьмого 21 входных транзисторов объединены и подключены ко входу первого 10 токового зеркала.

На чертеже фиг. 1 показана схема прототипа, а на чертеже фиг. 2 –схема заявляемого токового порогового элемента «Сумматор по модулю три» на биполярных транзисторах в соответствии с п.1 формулы изобретения.

На чертеже фиг. 3 изображена схема заявляемого устройства на полевых транзисторах в соответствии с п.2 формулы изобретения.

На чертеже фиг. 4 представлена схема токового порогового элемента «Сумматор по модулю три» фиг. 3 в среде компьютерного моделирования Micro-Cap на моделях полевых транзисторов.

На чертеже фиг. 5 приведены осциллограммы входных и выходных сигналов схемы фиг. 4.

Токовый пороговый элемент «Сумматор по модулю три» фиг. 2 содержит первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4 и второй 5 входные транзисторы с объединенными базами, которые подключены к первому 6 источнику напряжения смещения, третий 7 и четвертый 8 входные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму 9 источнику напряжения смещения, эмиттеры первого 4 и третьего 7 входных транзисторов связаны друг с другом, эмиттеры второго 5 и четвертого 8 входных транзисторов соединены друг с другом, первое 10 токовое зеркало, согласованное с первой 11 шиной источника питания, выход которого связан с выходом 3 устройства, коллекторы третьего 7 и четвертого 8 входных транзисторов подключены к первой 11 шине источника питания, второе 12 токовое зеркало, согласованное со второй 13 шиной источника питания, вход которого соединён со входами 1 и 2 устройства, первый 14 выход второго 12 токового зеркала связан с первой 11 шиной источника питания через первый 15 источник опорного тока, второй 16 выход второго 12 токового зеркала связан с первой 11 шиной источника питания через второй 17 источник опорного тока, коллекторы первого 4 и второго 5 входных транзисторов подключены ко второй 13 шине источника питания, пятый 18 и шестой 19 входные транзисторы, эмиттеры которых объединены и связаны со второй 13 шиной источника питания через третий 20 источник опорного тока, база пятого 18 входного транзистора подключена к объединенным эмиттерам первого 4 и третьего 7 входных транзисторов, седьмой 21 и восьмой 22 входные транзисторы, эмиттеры которых соединены друг с другом, база седьмого 21 входного транзистора связана с объединенными эмиттерами второго 5 и четвертого 8 входных транзисторов, третий 23 источник напряжения смещения подключен к базе шестого 19 входного транзистора, четвёртый 24 источник напряжения смещения соединён с базой восьмого 22 входного транзистора. Второе 12 токовое зеркало содержит дополнительный 25 выход, который подключен к объединенным эмиттерам седьмого 21 и восьмого 22 входных транзисторов, первый 14 выход второго 12 токового зеркала связан с объединенными эмиттерами первого 4 и третьего 7 входных транзисторов, второй 16 выход второго 12 токового зеркала подключен к объединенным эмиттерам второго 5 и четвертого 8 входных транзисторов, коллекторы пятого 18 и восьмого 22 входных транзисторов согласованы с первой 11 шиной источника питания, коллекторы шестого 19 и седьмого 21 входных транзисторов объединены и подключены ко входу первого 10 токового зеркала.

На чертеже фиг. 3, в соответствии с п. 2 формулы изобретения, что в качестве первого 4, второго 5, третьего 7, четвертого 8, пятого 18, шестого 19, седьмого 21 и восьмого 22 входных транзисторов используются полевые транзисторы, причём исток каждого из полевых транзисторов соответствует эмиттеру, затвор – базе, а сток – коллектору биполярного транзистора [19].

Рассмотрим работу предлагаемой схемы ЛЭ фиг.2.

Сумматор по модулю три на основе пороговых функций может быть реализован с применением следующего выражения:

y = (x1 + x2)*sigh ((x1 + x2) < 2,5) + ((x1 + x2) > 3,5) (1)

Таблица истинности функции «Сумматор по модулю три»:

x1 0 1 2 0 1 2 0 1 2
x2 0 1 2
x1+(³)x2 0 1 2 1 2 0 2 0 1

Входные сигналы «x1», «x2», принимающие значения 0, I0 или 2I0, суммируются, а эта сумма в виде сигнала втекающего тока поступает на вход второго 12 токового зеркала. Выходной сигнал с первого 14 выхода второго 12 токового зеркала подается на объединённые эмиттеры первого 4 и третьего 7 входных транзисторов, а также на базу пятого 18 входного транзистора, где вычитается втекающий ток первого 15 источника опорного тока. Режимы работы первого 4 и третьего 7 входных транзисторов задаются значениями напряжений первого 6 и второго 9 источников напряжения смещения. Пятый 18 и шестой 19 входные транзисторы образуют дифференциальный каскад (ДК), переключение коллекторных токов этих транзисторов определяется сигналом, поступающим на базу шестого 19 входного транзистора. ДК в данном случае выполняет функции порогового элемента, выполняя сравнение переменной  (x1+x2) c пороговым уровнем 3,5I0. Выбор такого порогового уровня обеспечивает независимость результатов преобразования сигналов от погрешностей преобразования в пределах 0,5 кванта тока I0. При положительной разности сигналов (x1+x2)– 3,5 ток третьего 20 источника опорного тока через коллектор шестого 19 входного транзистора в виде кванта тока подается на вход первого 10 токового зеркала, реализуя второе слагаемое выражения (1). Выходной сигнал со второго 16 выхода второго 12 токового зеркала подается на объединённые эмиттеры второго 5 и четвертого 8 входных транзисторов, а также на базу седьмого 21 входного транзистора, где вычитается втекающий ток второго 17 источника опорного тока. Режимы работы второго 5 и четвертого 8 входных транзисторов задаются значениями напряжений первого 6 и второго 9 источников напряжения смещения. Седьмой 21 и восьмой 22 входные транзисторы образуют дифференциальный каскад (ДК), переключение коллекторных токов этих транзисторов определяется сигналом, поступающим на базу седьмого 21 входного транзистора. ДК в данном случае выполняет функции порогового элемента, выполняя сравнение переменной  (x1+x2) c пороговым уровнем 2,5I0. Выбор такого порогового уровня обеспечивает независимость результатов преобразования сигналов от погрешностей преобразования в пределах 0,5 кванта тока I0. При отрицательной разности сигналов (x1+x2)–2,5 ток с дополнительного 25 выхода второго 12 токового зеркала через коллектор седьмого 21 входного транзистора реализует первое слагаемое выражения (1) и в виде сигнала тока подается на первое 10 токовое зеркало, где суммируется с квантом тока с коллектора шестого 19 входного транзистора и преобразуется в равный ему втекающий ток, а затем передаётся на выход 3 устройства.

В схеме на фиг. 3 двухполюсник 26 служит для обнаружения наличия кванта тока в выходной цепи в процессе экспериментальных исследований.

Показанные на фиг. 4 результаты моделирования подтверждают указанные свойства заявляемой схемы.

Таким образом, рассмотренное схемотехническое решение токового «Сумматора по модулю три» характеризуется многозначным состоянием внутренних сигналов и сигналов на его токовых входах и выходах, что может быть положено в основу вычислительных и управляющих устройств, использующих многозначную линейную алгебру, частным случаем которой является булева алгебра.

БИБЛИОГРАФИЧЕСКИЙ СПИСОК

1. Патент US 5.742.154, 1998 г.

2. Патентная заявка US 2007/0018694, 2007 г.

3. Патент US 6.414.519, 2002 г.

4. Патентная заявка US 2004/0263210, 2004 г.

5. Патент US 6.680.625, 2004 г.

6. Патент SU 1621164, 1991 г.

7. Патент US 6.573.758, 2003 г.

8. Патент US 5.155.387, 1992 г.

9. Патент US 6.566.912, 2003 г.

10. Патент US 6.700.413, 2004 г.

11. Патент US 4.185.210, fig.2, 1980 г.

12. Патент US 3.040.192, fig.1. 1962 г.

13. Патент US 4.713.790, 1987 г.

14. Патент US 5.608.741, 1997 г.

15. Патент RU 2712412, fig.2, 2020 г.

16. Малюгин В. Д. Реализация булевых функций арифметическими полиномами // Автоматика и телемеханика, 1982. № 4. С. 84-93.

17. Чернов Н.И. Основы теории логического синтеза цифровых структур над полем вещественных чисел // Монография. – Таганрог: ТРТУ, 2001. – 147с.

18. Чернов Н.И. Линейный синтез цифровых структур АСОИУ» // Учебное пособие Таганрог. – ТРТУ, 2004г., 118с.

19. Хоровиц П., Хилл У. Искусство схемотехники: Пер. с англ. - Изд. 2-е. - М.: Издательство БИНОМ 2014. - с. 126.


ТОКОВЫЙ ПОРОГОВЫЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЭЛЕМЕНТ
Источник поступления информации: Роспатент

Showing 141-150 of 186 items.
31.01.2020
№220.017.fba7

Буферный усилитель с малым напряжением смещения нуля на комплементарных полевых транзисторах с управляющим p-n переходом

Изобретение относится к аналоговой микроэлектронике. Технический результат заключается в создании радиационно-стойкого и низкотемпературного схемотехнического решения буферного усилителя (БУ) на комплементарных полевых транзисторах, обеспечивающего малые значения напряжения смещения нуля....
Тип: Изобретение
Номер охранного документа: 0002712410
Дата охранного документа: 28.01.2020
31.01.2020
№220.017.fbbc

Промежуточный каскад cjfet операционного усилителя с парафазным токовым выходом

Изобретение относится к области радиотехники и микроэлектроники и может быть использовано в аналоговых микросхемах (АМ) и аналого-цифровых интерфейсах датчиков. Технический результат заключается в повышении крутизны преобразования входного дифференциального напряжения в токи первого и второго...
Тип: Изобретение
Номер охранного документа: 0002712411
Дата охранного документа: 28.01.2020
09.02.2020
№220.018.010e

Многорежимное устройство синхронизации с адаптацией

Изобретение относится к области радиоавтоматики и может быть использовано в радиотехнических устройствах и системах связи различного назначения для повышения стабильности частот и синхронизации приемной и передающей аппаратуры. Техническим результатом изобретения является снижение энергозатрат...
Тип: Изобретение
Номер охранного документа: 0002713726
Дата охранного документа: 07.02.2020
20.02.2020
№220.018.0401

Пулепоглощающий материал (фибропенобетон) и способ его изготовления

Изобретение относится к средствам обеспечения безопасности при проведении учебно-тренировочных спортивных и боевых стрельб, а именно к средствам для улавливания метаемых элементов (пуль, дробовых снарядов) и их фрагментов, а также предотвращения рикошетов при стрельбах из стрелкового оружия....
Тип: Изобретение
Номер охранного документа: 0002714541
Дата охранного документа: 18.02.2020
20.02.2020
№220.018.049d

Устройство 3d визуализации деформационного состояния поверхности материала в области упругих деформаций

Изобретение относится к устройствам определения упругих свойств материалов путем вдавливания микроиндентора в поверхность образца на заданную глубину в области упругих деформаций. Устройство 3D визуализации содержит точечный источник рентгеновского излучения, вращающийся гониометрический...
Тип: Изобретение
Номер охранного документа: 0002714515
Дата охранного документа: 18.02.2020
23.02.2020
№220.018.053a

Способ приготовления бетонной смеси

В способе приготовления бетонной смеси, включающем перемешивание цемента, заполнителей, суперпластификатора и воды затворения, в бетоносмеситель сначала загружают мелкий заполнитель, представляющий собой смесь природного кварцевого песка с модулем крупности до 1,5 и отсева камнедробления...
Тип: Изобретение
Номер охранного документа: 0002714895
Дата охранного документа: 20.02.2020
05.03.2020
№220.018.08e4

Способ снижения структурной погрешности традиционного цифрового датчика физической величины в аналого-цифровой системе автоматического управления или контроля

Предлагаемое изобретение относится к области автоматики и управления (G05), вычислительной (G06) и измерительной (G01) техники и может быть реализовано в виде новой последовательности и структуры операций преобразования сигналов датчиков различных физических величин, предназначенных для работы...
Тип: Изобретение
Номер охранного документа: 0002715835
Дата охранного документа: 03.03.2020
06.03.2020
№220.018.09e5

Способ фиксации кадаверного цельного глазного яблока и его секционных фрагментов при рентгеновской компьютерной микро- и нанотомографии и устройство для его осуществления

Изобретение относится к области исследования посредством рентгеновской компьютерной микро- и нанотомографии биологических объектов, в частности кадаверного цельного глазного яблока и его секционных фрагментов. Способ фиксации объекта сканирования заключается в том, что объект помещают перед...
Тип: Изобретение
Номер охранного документа: 0002715926
Дата охранного документа: 04.03.2020
14.03.2020
№220.018.0bb1

Устройство для восстановления карты глубины с поиском похожих блоков на основе нейронной сети

Изобретение относится к устройству для восстановления карты глубины с поиском похожих блоков на основе нейронной сети. Технический результат заключается в уменьшении погрешности восстановления карты глубины за счет предварительно обученной нейронной сети. Устройство содержит связанные между...
Тип: Изобретение
Номер охранного документа: 0002716311
Дата охранного документа: 12.03.2020
02.04.2020
№220.018.12bb

Активный rc-фильтр нижних частот с одноэлементной перестройкой частоты полюса на дифференциальных и мультидифференциальном операционных усилителях

Изобретение относится к средствам ограничителей спектра, включаемых на входе аналого-цифровых преобразователей различного назначения. Технический результат заключается в обеспечении условий, при которых при перестройке частоты среза коэффициент передачи ФНЧ на нулевой частоте остается без...
Тип: Изобретение
Номер охранного документа: 0002718210
Дата охранного документа: 31.03.2020
Showing 141-150 of 216 items.
29.05.2019
№219.017.62d9

Быстродействующий дифференциальный операционный усилитель

Изобретение относится к области аналоговой микроэлектроники и может быть использовано в аналоговых интерфейсах и устройствах преобразования сигналов. Технический результат заключается в повышении максимальной скорости нарастания выходного напряжения ДОУ. Быстродействующий дифференциальный...
Тип: Изобретение
Номер охранного документа: 0002688227
Дата охранного документа: 21.05.2019
29.05.2019
№219.017.62ee

Дифференциальный операционный усилитель

Изобретение относится к области радиотехники и аналоговой микроэлектроники и может быть использовано в аналоговых и аналого-цифровых интерфейсах для обработки сигналов датчиков. Технический результат заключается в повышении разомкнутого коэффициента усиления по напряжению дифференциального...
Тип: Изобретение
Номер охранного документа: 0002688223
Дата охранного документа: 21.05.2019
27.06.2019
№219.017.98a2

Токовый пороговый логический элемент "неравнозначность"

Изобретение относится к области радиотехники и аналоговой микроэлектроники и может быть использовано в быстродействующих аналоговых и аналого-цифровых интерфейсах для обработки сигналов датчиков. Технический результат: создание токового порогового логического элемента «Неравнозначность», в...
Тип: Изобретение
Номер охранного документа: 0002692573
Дата охранного документа: 25.06.2019
02.07.2019
№219.017.a2e8

Активный rc-фильтр для обработки сигналов пьезоэлектрических датчиков

Изобретение относится к измерительной технике и может использоваться в составе электромеханических систем балансировки роторов. Технический результат заключается в увеличении гарантированного затухания амплитудно-частотной характеристики активного RC-фильтра для обработки пьезоэлектрических...
Тип: Изобретение
Номер охранного документа: 0002692967
Дата охранного документа: 28.06.2019
05.07.2019
№219.017.a597

Токовый пороговый логический элемент прямого циклического сдвига

Изобретение относится к области радиотехники и аналоговой микроэлектроники. Технический результат заключается в создании токового порогового логического элемента, обеспечивающего циклический сдвиг троичной входной логической переменной (х), в котором внутреннее преобразование информации...
Тип: Изобретение
Номер охранного документа: 0002693639
Дата охранного документа: 03.07.2019
05.07.2019
№219.017.a59f

Токовый пороговый логический элемент обратного циклического сдвига

Изобретение относится к области радиотехники и аналоговой микроэлектроники. Технический результат заключается в повышении быстродействия устройств преобразования информации. Технический результат достигается за счет токового порогового логического элемента обратного циклического сдвига,...
Тип: Изобретение
Номер охранного документа: 0002693590
Дата охранного документа: 03.07.2019
11.07.2019
№219.017.b296

Полосовой arc-фильтр на двух операционных усилителях с повышением частоты полюса и независимой подстройкой основных параметров

Изобретение относится к средствам ограничения спектра источника сигнала, например, при его дальнейшей обработке аналого-цифровыми преобразователями различных модификаций. Технический результат заключается в повышении частоты полюса, которая обеспечивает независимую подстройку трех основных...
Тип: Изобретение
Номер охранного документа: 0002694134
Дата охранного документа: 09.07.2019
11.07.2019
№219.017.b2d4

Arc-фильтр верхних частот с независимой подстройкой основных параметров

Изобретение относится к средствам ограничения спектра источника сигнала, например, при его дальнейшей обработке аналого-цифровыми преобразователями различных модификаций. Технический результат заключается в обеспечении независимой подстройки таких параметров амплитудно-частотной характеристики,...
Тип: Изобретение
Номер охранного документа: 0002694135
Дата охранного документа: 09.07.2019
19.07.2019
№219.017.b646

Широкополосный избирательный rc-фильтр с дифференциальным входом

Изобретение относится к измерительной техники. Технический результат заключается в увеличение гарантированного затухания амплитудно-частотной характеристики активного RC-фильтра для обработки пьезоэлектрических сигналов датчиков за пределами полосы пропускания полезного сигнала, что...
Тип: Изобретение
Номер охранного документа: 0002694740
Дата охранного документа: 16.07.2019
01.08.2019
№219.017.baf2

Активный rc-фильтр нижних частот третьего порядка с дифференциальным входом на базе операционного усилителя с парафазным выходом

Изобретение относится к области радиотехники. Технический результат заключается в упрощении процедуры настройки основных параметров ФНЧ, а также в увеличении гарантированного затухания амплитудно-частотной характеристики за пределами рабочей полосы частот при низких значениях его выходных...
Тип: Изобретение
Номер охранного документа: 0002695981
Дата охранного документа: 29.07.2019
+ добавить свой РИД