×
27.06.2019
219.017.98a2

Результат интеллектуальной деятельности: ТОКОВЫЙ ПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ "НЕРАВНОЗНАЧНОСТЬ"

Вид РИД

Изобретение

Аннотация: Изобретение относится к области радиотехники и аналоговой микроэлектроники и может быть использовано в быстродействующих аналоговых и аналого-цифровых интерфейсах для обработки сигналов датчиков. Технический результат: создание токового порогового логического элемента «Неравнозначность», в котором внутреннее преобразование информации производится в токовой форме сигналов, что позволяет повысить быстродействие устройств преобразования информации. Для этого предложен токовый пороговый логический элемент «Неравнозначность», который содержит первый и второй входы устройства, выход устройства, первый, второй и третий входные транзисторы, которые подключены к первому источнику напряжения смещения, четвертый, пятый и шестой входные транзисторы другого типа проводимости, которые подключены ко второму источнику напряжения смещения, также в схему введены дополнительное токовое зеркало, первый, второй, третий и четвертый дополнительные транзисторы, первый и второй дополнительные источники напряжения смещения, первый, второй и третий дополнительные источники опорного тока. 1 з.п. ф-лы, 5 ил., 1 табл.

Предлагаемое изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в различных цифровых структурах и системах автоматического управления, передачи цифровой информации и т.п.

В различных вычислительных и управляющих системах широко используются логические элементы «Неравнозначность» (ЛЭ), реализованные на основе эмиттерно-связанной логики [1-14], работающие по законам булевой алгебры и имеющие по выходу два логических состояния «0» и «1», характеризующихся низким и высоким потенциалами.

В работе [15], а также монографиях соавтора настоящей заявки [16-17] показано, что булева алгебра является частным случаем более общей линейной алгебры, практическая реализация которой в структуре вычислительных и логических устройств автоматики нового поколения требует создания специальной элементной базы, реализуемой на основе логики с многозначным внутренним представлением сигналов, в которой эквивалентом стандартного логического сигнала является квант тока I0. Заявляемое устройство «Неравнозначность» относится к этому типу логических элементов.

Ближайшим прототипом заявляемого устройства является логический элемент, представленный в патенте US 5.742.154 («Multi-stage current feedback amplifier», МПК H03F 3/30, 1998 г.). Он содержит (фиг. 1) первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4, второй 5 и третий 6 входные транзисторы с объединенными базами, которые подключены к первому 7 источнику напряжения смещения, четвертый 8, пятый 9 и шестой 10 входные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму 11 источнику напряжения смещения, причем эмиттеры первого 4 и четвертого 8 входных транзисторов объединены, эмиттеры второго 5 и пятого 9 входных транзисторов объединены, эмиттеры третьего 6 и шестого 10 входных транзисторов объединены, первое 12 и второе 13 токовые зеркала, согласованные с первой 14 шиной источника питания, причём выход второго 13 токового зеркала связан с выходом 3 устройства, третье 15 и четвертое 16 токовые зеркала согласованы со второй 17 шиной источника питания, третье 15 токовое зеркало содержит выход 18, вспомогательный 19 источник опорного тока.

Существенный недостаток известного логического элемента состоит в том, что он не предоставляет возможность работы с токовыми пороговыми сигналами, что в конечном итоге приводит к снижению его быстродействия. Это не позволяет создать полный базис средств вычислительной техники, функционирующих на принципах преобразования многозначных токовых сигналов. В первую очередь это связано с тем, что известная схема имеет погрешности преобразования сигналов, происходящие на каждой операции, эти погрешности неизбежно суммируются в выходном сигнале и могут приводить к заметным общим отклонениям от уровней опорных сигналов. Применение пороговых функций и соответствующих им пороговых элементов, кроме реализации заданной логической функции, обеспечивает масштабирование и нормализацию уровней выходных сигналов и тем самым устраняет все погрешности сигналов, возникающие до порогового элемента.

Основная задача предлагаемого изобретения состоит в создании токового порогового логического элемента «Неравнозначность», в котором внутреннее преобразование информации производится в токовой форме сигналов. В конечном итоге это позволяет повысить быстродействие и создать элементную базу вычислительных устройств, работающих на принципах многозначной линейной алгебры [16-17].

Поставленная задача решается тем, что в логическом элементе (фиг.1), содержащем первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4, второй 5 и третий 6 входные транзисторы с объединенными базами, которые подключены к первому 7 источнику напряжения смещения, четвертый 8, пятый 9 и шестой 10 входные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму 11 источнику напряжения смещения, причем эмиттеры первого 4 и четвертого 8 входных транзисторов объединены, эмиттеры второго 5 и пятого 9 входных транзисторов объединены, эмиттеры третьего 6 и шестого 10 входных транзисторов объединены, первое 12 и второе 13 токовые зеркала, согласованные с первой 14 шиной источника питания, причём выход второго 13 токового зеркала связан с выходом 3 устройства, третье 15 и четвертое 16 токовые зеркала согласованы со второй 17 шиной источника питания, третье 15 токовое зеркало содержит выход 18, вспомогательный 19 источник опорного тока, предусмотрены новые элементы и связи – третье 15 токовое зеркало содержит дополнительный 20 выход, в схему введены дополнительное 21 токовое зеркало, первый 22, второй 23, третий 24 и четвертый 25 дополнительные транзисторы, первый 26 и второй 27 дополнительные источники напряжения смещения, первый 28, второй 29 и третий 30 дополнительные источники опорного тока, первый 1 и второй 2 входы устройства подключены ко входу третьего 15 токового зеркала, первый 19 выход третьего 15 токового зеркала соединён со входом дополнительного 21 токового зеркала, которое согласовано с первой 14 шиной источника питания, второй 20 выход третьего 15 токового зеркала согласован с первой 14 шиной источника питания через вспомогательный 18 источник опорного тока и соединён с объединёнными эмиттерами первого 4 и четвертого 8 входных транзисторов, а также базой первого 22 дополнительного транзистора, база второго 23 дополнительного транзистора подключена к первому 26 дополнительному источнику напряжения смещения, эмиттеры первого 22 и второго 23 дополнительных транзисторов объединены и согласованы со второй 17 шиной источника питания через первый 28 дополнительный источник опорного тока, выход дополнительного 21 токового зеркала согласован со второй 17 шиной источника питания через второй 29 дополнительный источник опорного тока и соединён с объединёнными эмиттерами второго 5 и пятого 9 входных транзисторов, а также базой третьего 24 дополнительного транзистора, база четвертого 25 дополнительного транзистора подключена ко второму 27 дополнительному источнику напряжения смещения, эмиттеры третьего 24 и четвертого 25 дополнительных транзисторов объединены и согласованы с первой 14 шиной источника питания через третий 30 дополнительный источник опорного тока, коллектор второго 23 дополнительного транзистора подключен ко входу первого 12 токового зеркала, коллектор четвертого 25 дополнительного транзистора подключен ко входу четвертого 16 токового зеркала, выходы первого 12 и четвертого 16 токовых зеркал объединены и подключены к объединённым эмиттерам третьего 6 и шестого 10 входных транзисторов, коллекторы первого 4, второго 5, третьего 6 входных и третьего 24 дополнительного транзисторов согласованы со второй 17 шиной источника питания, коллекторы четвертого 8, пятого 9 входных и первого 22 дополнительного транзисторов согласованы с первой 14 шиной источника питания, выход первого 12 токового зеркала вместе с выходом четвертого 16 токового зеркала подключены к объединенным эмиттерам третьего 6 и шестого 10 транзисторов, коллектор шестого 10 входного транзистора подключен ко входу второго 13 токового зеркала.

На фиг. 1 показана схема прототипа, а на фиг. 2 – схема заявляемого токового порогового логического элемента «Неравнозначность» на биполярных транзисторах в соответствии с п.1 формулы изобретения.

На фиг. 3 показана схема заявляемого устройства на полевых транзисторах в соответствии с п. 2 формулы изобретения.

На фиг. 4 представлена схема токового порогового логического элемента «Неравнозначность» фиг. 3 в среде компьютерного моделирования Cadence на моделях полевых транзисторов XB06.

На фиг. 5 приведены осциллограммы входных и выходных сигналов схемы элемента «Неравнозначность» фиг. 4.

Токовый пороговый логический элемент «Неравнозначность» (фиг. 2) содержит первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4, второй 5 и третий 6 входные транзисторы с объединенными базами, которые подключены к первому 7 источнику напряжения смещения, четвертый 8, пятый 9 и шестой 10 входные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму 11 источнику напряжения смещения, причем эмиттеры первого 4 и четвертого 8 входных транзисторов объединены, эмиттеры второго 5 и пятого 9 входных транзисторов объединены, эмиттеры третьего 6 и шестого 10 входных транзисторов объединены, первое 12 и второе 13 токовые зеркала, согласованные с первой 14 шиной источника питания, причём выход второго 13 токового зеркала связан с выходом 3 устройства, третье 15 и четвертое 16 токовые зеркала согласованы со второй 17 шиной источника питания, третье 15 токовое зеркало содержит выход 18, вспомогательный 19 источник опорного тока. Третье 15 токовое зеркало содержит дополнительный 20 выход, в схему введены дополнительное 21 токовое зеркало, первый 22, второй 23, третий 24 и четвертый 25 дополнительные транзисторы, первый 26 и второй 27 дополнительные источники напряжения смещения, первый 28, второй 29 и третий 30 дополнительные источники опорного тока, первый 1 и второй 2 входы устройства подключены ко входу третьего 15 токового зеркала, первый 19 выход третьего 15 токового зеркала соединён со входом дополнительного 21 токового зеркала, которое согласовано с первой 14 шиной источника питания, второй 20 выход третьего 15 токового зеркала согласован с первой 14 шиной источника питания через вспомогательный 18 источник опорного тока и соединён с объединёнными эмиттерами первого 4 и четвертого 8 входных транзисторов, а также базой первого 22 дополнительного транзистора, база второго 23 дополнительного транзистора подключена к первому 26 дополнительному источнику напряжения смещения, эмиттеры первого 22 и второго 23 дополнительных транзисторов объединены и согласованы со второй 17 шиной источника питания через первый 28 дополнительный источник опорного тока, выход дополнительного 21 токового зеркала согласован со второй 17 шиной источника питания через второй 29 дополнительный источник опорного тока и соединён с объединёнными эмиттерами второго 5 и пятого 9 входных транзисторов, а также базой третьего 24 дополнительного транзистора, база четвертого 25 дополнительного транзистора подключена ко второму 27 дополнительному источнику напряжения смещения, эмиттеры третьего 24 и четвертого 25 дополнительных транзисторов объединены и согласованы с первой 14 шиной источника питания через третий 30 дополнительный источник опорного тока, коллектор второго 23 дополнительного транзистора подключен ко входу первого 12 токового зеркала, коллектор четвертого 25 дополнительного транзистора подключен ко входу четвертого 16 токового зеркала, выходы первого 12 и четвертого 16 токовых зеркал объединены и подключены к объединённым эмиттерам третьего 6 и шестого 10 входных транзисторов, коллекторы первого 4, второго 5, третьего 6 входных и третьего 24 дополнительного транзисторов согласованы со второй 17 шиной источника питания, коллекторы четвертого 8, пятого 9 входных и первого 22 дополнительного транзисторов согласованы с первой 14 шиной источника питания, выход первого 12 токового зеркала вместе с выходом четвертого 16 токового зеркала подключены к объединенным эмиттерам третьего 6 и шестого 10 транзисторов, коллектор шестого 10 входного транзистора подключен ко входу второго 13 токового зеркала.

На фиг. 3, в соответствии с п. 2 формулы изобретения, в качестве первого 4, второго 5, третьего 6, четвертого 8, пятого 9 и шестого 10 входных транзисторов, а также первого 22, второго 23, третьего 24 и четвертого 25 дополнительных транзисторов используются полевые транзисторы, причём исток каждого из полевых транзисторов соответствует эмиттеру, затвор – базе, а сток – коллектору биполярного транзистора [18].

Рассмотрим работу предлагаемой схемы ЛЭ фиг.2.

Функция «Неравнозначность» на основе пороговых функций может быть реализован следующим выражением:

y=((x1+x2)>0)-(x1+x2>1).

Для схемотехнической реализации (фиг. 2) вычисляем сумму значений аргументов и с помощью компараторов (ДК) сравниваем со значениями 0,5I0, 1,5 I0, т.е. реализуем операции sign((x1+x2)>0,5I0) и sign((x1+x2)>1,5I0), а затем производим вычитание выходных токов ДК. Корректировка порога на 0,5I0 обеспечивает независимость результатов преобразования сигналов от погрешностей преобразования в пределах 0,5 кванта тока I0. Третье 15 и дополнительное 21 токовые зеркала формируют два сигнала суммы аргументов с разным направлением токов для упрощения схемы вычисления разности в выходном сигнале. Для этой же цели использованы ДК с различным типом проводимости каналов транзисторов.

Таблица истинности функции «Неравнозначность»:

x1 x2 y
0 0 0
0 1 1
1 0 1
1 1 0

Входные переменные «x1» и «x2» суммируются и в виде втекающего тока поступают на вход третьего 15 токового зеркала. Выходной сигнал с выхода 18 третьего 15 токового зеркала подается на вход дополнительного 21 токового зеркала и преобразуется в равный ему втекающий ток, а затем передаётся на объединённые эмиттеры второго 5 и пятого 9 входных транзисторов, а также на базу третьего 24 дополнительного входного транзистора, где вычитается втекающего тока второго 29 дополнительного источника опорного тока. Режимы работы второго 5 и пятого 9 входных транзисторов задаются значениями напряжений первого 7 и второго 11 источников напряжения смещения. Третий 24 и четвертый 25 дополнительные транзисторы образуют дифференциальный каскад (ДК), переключение коллекторных токов этих транзисторов определяется сигналом, поступающим на базу третьего 24 дополнительного транзистора. ДК в данном случае выполняет функции порогового элемента, выполняя сравнение переменной  (x1+x2) c пороговым уровнем 0,5I0. Выбор такого порогового уровня обеспечивает независимость результатов преобразования сигналов от погрешностей преобразования в пределах 0,5 кванта тока I0. При положительной разности сигналов (x1+x2)–0,5 ток третьего 30 дополнительного источника опорного тока через коллектор четвертого 25 дополнительного транзистора в виде кванта тока подается на вход четвертого 16 токового зеркала. Выходной сигнал с выхода четвертого 16 токового зеркала подается на объединённые эмиттеры третьего 6 и шестого 10 входных транзисторов. Режимы работы третьего 6 и шестого 10 входных транзисторов задаются значениями напряжений первого 7 и второго 11 источников напряжения смещения. Выходной сигнал с дополнительного 20 выхода третьего 15 токового зеркала подается на объединённые эмиттеры первого 4 и четвертого 8 входных транзисторов, а также на базу первого 22 дополнительного входного транзистора, где вычитается втекающий ток вспомогательного 19 источника опорного тока. Режимы работы первого 4 и четвертого 8 входных транзисторов задаются значениями напряжений первого 7 и второго 11 источников напряжения смещения. Первый 22 и второй 23 дополнительные транзисторы образуют дифференциальный каскад (ДК), переключение коллекторных токов этих транзисторов определяется сигналом, поступающим на базу первого 22 дополнительного транзистора. ДК в данном случае выполняет функции порогового элемента, выполняя сравнение переменной (x1+x2) c пороговым уровнем 1,5I0. Выбор такого порогового уровня обеспечивает независимость результатов преобразования сигналов от погрешностей преобразования в пределах 0,5 кванта тока I0. При положительной разности сигналов (x1+x2)–1,5 ток первого 28 дополнительного источника опорного тока через коллектор второго 23 дополнительного транзистора в виде кванта тока подается на первое 12 токовое зеркало. Далее сигнал преобразуется в равный ему втекающий ток и вычитается из выходного тока четвертого 16 токового зеркала, а через коллектор шестого 10 входного транзистора полученная разность передаётся на вход второго 13 токового зеркала, где преобразуется в равный ему втекающий ток и передаётся на выход 3 устройства.

В схеме на фиг. 3 двухполюсник 31 служит для обнаружения наличия кванта тока в выходной цепи в процессе экспериментальных исследований.

Показанные на фиг. 5 результаты моделирования подтверждают указанные свойства заявляемой схемы.

Таким образом, рассмотренное схемотехническое решение токового порогового логического элемента «Неравнозначность» характеризуется многозначным состоянием внутренних сигналов и сигналов на его токовых входах и выходах, что может быть положено в основу вычислительных и управляющих устройств, использующих многозначную линейную алгебру, частным случаем которой является булева алгебра.

БИБЛИОГРАФИЧЕСКИЙ СПИСОК

1. Патент US 5.742.154, 1998 г.

2. Патентная заявка US 2007/0018694, 2007 г.

3. Патент US 6.414.519, 2002 г.

4. Патент US 6.566.912, 2003 г.

5. Патент US 6.700.413, 2004 г.

6. Патентная заявка US 2004/0263210, 2004 г.

7. Патент US 6.680.625, 2004 г.

8. Патент SU 1621164, 1991 г.

9. Патент US 6.573.758, 2003 г.

10. Патент US 5.155.387, 1992 г.

11. Патент US 4.713.790, 1987 г.

12. Патент US 5.608.741, 1997 г.

13. Патент US 4.185.210, fig.2, 1980 г.

14. Патент US 3.040.192, fig.1. 1962 г.

15. Малюгин В. Д. Реализация булевых функций арифметическими полиномами // Автоматика и телемеханика, 1982. № 4. С. 84-93.

16. Чернов Н.И. Основы теории логического синтеза цифровых структур над полем вещественных чисел // Монография. – Таганрог: ТРТУ, 2001. – 147с.

17. Чернов Н.И. Линейный синтез цифровых структур АСОИУ» // Учебное пособие Таганрог. – ТРТУ, 2004г., 118с.

18. Хоровиц П., Хилл У. Искусство схемотехники: Пер. с англ. - Изд. 2-е. - М.: Издательство БИНОМ 2014. - с. 126.


ТОКОВЫЙ ПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
Источник поступления информации: Роспатент

Showing 141-150 of 186 items.
31.01.2020
№220.017.fbbc

Промежуточный каскад cjfet операционного усилителя с парафазным токовым выходом

Изобретение относится к области радиотехники и микроэлектроники и может быть использовано в аналоговых микросхемах (АМ) и аналого-цифровых интерфейсах датчиков. Технический результат заключается в повышении крутизны преобразования входного дифференциального напряжения в токи первого и второго...
Тип: Изобретение
Номер охранного документа: 0002712411
Дата охранного документа: 28.01.2020
09.02.2020
№220.018.010e

Многорежимное устройство синхронизации с адаптацией

Изобретение относится к области радиоавтоматики и может быть использовано в радиотехнических устройствах и системах связи различного назначения для повышения стабильности частот и синхронизации приемной и передающей аппаратуры. Техническим результатом изобретения является снижение энергозатрат...
Тип: Изобретение
Номер охранного документа: 0002713726
Дата охранного документа: 07.02.2020
20.02.2020
№220.018.0401

Пулепоглощающий материал (фибропенобетон) и способ его изготовления

Изобретение относится к средствам обеспечения безопасности при проведении учебно-тренировочных спортивных и боевых стрельб, а именно к средствам для улавливания метаемых элементов (пуль, дробовых снарядов) и их фрагментов, а также предотвращения рикошетов при стрельбах из стрелкового оружия....
Тип: Изобретение
Номер охранного документа: 0002714541
Дата охранного документа: 18.02.2020
20.02.2020
№220.018.049d

Устройство 3d визуализации деформационного состояния поверхности материала в области упругих деформаций

Изобретение относится к устройствам определения упругих свойств материалов путем вдавливания микроиндентора в поверхность образца на заданную глубину в области упругих деформаций. Устройство 3D визуализации содержит точечный источник рентгеновского излучения, вращающийся гониометрический...
Тип: Изобретение
Номер охранного документа: 0002714515
Дата охранного документа: 18.02.2020
23.02.2020
№220.018.053a

Способ приготовления бетонной смеси

В способе приготовления бетонной смеси, включающем перемешивание цемента, заполнителей, суперпластификатора и воды затворения, в бетоносмеситель сначала загружают мелкий заполнитель, представляющий собой смесь природного кварцевого песка с модулем крупности до 1,5 и отсева камнедробления...
Тип: Изобретение
Номер охранного документа: 0002714895
Дата охранного документа: 20.02.2020
05.03.2020
№220.018.08e4

Способ снижения структурной погрешности традиционного цифрового датчика физической величины в аналого-цифровой системе автоматического управления или контроля

Предлагаемое изобретение относится к области автоматики и управления (G05), вычислительной (G06) и измерительной (G01) техники и может быть реализовано в виде новой последовательности и структуры операций преобразования сигналов датчиков различных физических величин, предназначенных для работы...
Тип: Изобретение
Номер охранного документа: 0002715835
Дата охранного документа: 03.03.2020
06.03.2020
№220.018.09e5

Способ фиксации кадаверного цельного глазного яблока и его секционных фрагментов при рентгеновской компьютерной микро- и нанотомографии и устройство для его осуществления

Изобретение относится к области исследования посредством рентгеновской компьютерной микро- и нанотомографии биологических объектов, в частности кадаверного цельного глазного яблока и его секционных фрагментов. Способ фиксации объекта сканирования заключается в том, что объект помещают перед...
Тип: Изобретение
Номер охранного документа: 0002715926
Дата охранного документа: 04.03.2020
14.03.2020
№220.018.0bb1

Устройство для восстановления карты глубины с поиском похожих блоков на основе нейронной сети

Изобретение относится к устройству для восстановления карты глубины с поиском похожих блоков на основе нейронной сети. Технический результат заключается в уменьшении погрешности восстановления карты глубины за счет предварительно обученной нейронной сети. Устройство содержит связанные между...
Тип: Изобретение
Номер охранного документа: 0002716311
Дата охранного документа: 12.03.2020
02.04.2020
№220.018.12bb

Активный rc-фильтр нижних частот с одноэлементной перестройкой частоты полюса на дифференциальных и мультидифференциальном операционных усилителях

Изобретение относится к средствам ограничителей спектра, включаемых на входе аналого-цифровых преобразователей различного назначения. Технический результат заключается в обеспечении условий, при которых при перестройке частоты среза коэффициент передачи ФНЧ на нулевой частоте остается без...
Тип: Изобретение
Номер охранного документа: 0002718210
Дата охранного документа: 31.03.2020
02.04.2020
№220.018.12c9

Устройство объединения инфракрасных изображений

Изобретение относится к области вычислительной техники. Технический результат заключается в повышении скорости принятия решения и уменьшении вычислительных затрат за счёт формирования комбинированных данных из пары изображений, фиксируемых в инфракрасном диапазоне. Технический результат...
Тип: Изобретение
Номер охранного документа: 0002718211
Дата охранного документа: 31.03.2020
Showing 141-150 of 216 items.
29.05.2019
№219.017.62d9

Быстродействующий дифференциальный операционный усилитель

Изобретение относится к области аналоговой микроэлектроники и может быть использовано в аналоговых интерфейсах и устройствах преобразования сигналов. Технический результат заключается в повышении максимальной скорости нарастания выходного напряжения ДОУ. Быстродействующий дифференциальный...
Тип: Изобретение
Номер охранного документа: 0002688227
Дата охранного документа: 21.05.2019
29.05.2019
№219.017.62ee

Дифференциальный операционный усилитель

Изобретение относится к области радиотехники и аналоговой микроэлектроники и может быть использовано в аналоговых и аналого-цифровых интерфейсах для обработки сигналов датчиков. Технический результат заключается в повышении разомкнутого коэффициента усиления по напряжению дифференциального...
Тип: Изобретение
Номер охранного документа: 0002688223
Дата охранного документа: 21.05.2019
02.07.2019
№219.017.a2e8

Активный rc-фильтр для обработки сигналов пьезоэлектрических датчиков

Изобретение относится к измерительной технике и может использоваться в составе электромеханических систем балансировки роторов. Технический результат заключается в увеличении гарантированного затухания амплитудно-частотной характеристики активного RC-фильтра для обработки пьезоэлектрических...
Тип: Изобретение
Номер охранного документа: 0002692967
Дата охранного документа: 28.06.2019
05.07.2019
№219.017.a597

Токовый пороговый логический элемент прямого циклического сдвига

Изобретение относится к области радиотехники и аналоговой микроэлектроники. Технический результат заключается в создании токового порогового логического элемента, обеспечивающего циклический сдвиг троичной входной логической переменной (х), в котором внутреннее преобразование информации...
Тип: Изобретение
Номер охранного документа: 0002693639
Дата охранного документа: 03.07.2019
05.07.2019
№219.017.a59f

Токовый пороговый логический элемент обратного циклического сдвига

Изобретение относится к области радиотехники и аналоговой микроэлектроники. Технический результат заключается в повышении быстродействия устройств преобразования информации. Технический результат достигается за счет токового порогового логического элемента обратного циклического сдвига,...
Тип: Изобретение
Номер охранного документа: 0002693590
Дата охранного документа: 03.07.2019
11.07.2019
№219.017.b296

Полосовой arc-фильтр на двух операционных усилителях с повышением частоты полюса и независимой подстройкой основных параметров

Изобретение относится к средствам ограничения спектра источника сигнала, например, при его дальнейшей обработке аналого-цифровыми преобразователями различных модификаций. Технический результат заключается в повышении частоты полюса, которая обеспечивает независимую подстройку трех основных...
Тип: Изобретение
Номер охранного документа: 0002694134
Дата охранного документа: 09.07.2019
11.07.2019
№219.017.b2d4

Arc-фильтр верхних частот с независимой подстройкой основных параметров

Изобретение относится к средствам ограничения спектра источника сигнала, например, при его дальнейшей обработке аналого-цифровыми преобразователями различных модификаций. Технический результат заключается в обеспечении независимой подстройки таких параметров амплитудно-частотной характеристики,...
Тип: Изобретение
Номер охранного документа: 0002694135
Дата охранного документа: 09.07.2019
19.07.2019
№219.017.b646

Широкополосный избирательный rc-фильтр с дифференциальным входом

Изобретение относится к измерительной техники. Технический результат заключается в увеличение гарантированного затухания амплитудно-частотной характеристики активного RC-фильтра для обработки пьезоэлектрических сигналов датчиков за пределами полосы пропускания полезного сигнала, что...
Тип: Изобретение
Номер охранного документа: 0002694740
Дата охранного документа: 16.07.2019
01.08.2019
№219.017.baf2

Активный rc-фильтр нижних частот третьего порядка с дифференциальным входом на базе операционного усилителя с парафазным выходом

Изобретение относится к области радиотехники. Технический результат заключается в упрощении процедуры настройки основных параметров ФНЧ, а также в увеличении гарантированного затухания амплитудно-частотной характеристики за пределами рабочей полосы частот при низких значениях его выходных...
Тип: Изобретение
Номер охранного документа: 0002695981
Дата охранного документа: 29.07.2019
01.08.2019
№219.017.baf9

Активный rc-фильтр нижних частот третьего порядка на операционном усилителе с парафазным выходом

Изобретение относится к области радиотехник. Технический результат заключается в увеличении крутизны амплитудно-частотной характеристики (АЧХ) ФНЧ в переходной области и увеличении затухания АЧХ в полосе задерживания. Активный RC-фильтр содержит дифференциальный операционный усилитель (5) с...
Тип: Изобретение
Номер охранного документа: 0002695977
Дата охранного документа: 29.07.2019
+ добавить свой РИД