×
19.04.2019
219.017.2e14

Результат интеллектуальной деятельности: ДВУХПОРТОВАЯ ЯЧЕЙКА ОПЕРАТИВНОЙ ПАМЯТИ

Вид РИД

Изобретение

№ охранного документа
0002391721
Дата охранного документа
10.06.2010
Аннотация: Изобретение относится к области вычислительной техники и может быть использовано для реализации оперативной памяти в микропроцессорных системах. Техническим результатом является повышение быстродействия устройства. Устройство содержит два КМДП инвертора, два транзистора записи n-типа, два транзистора считывания n-типа и транзистор считывания р-типа. Выход первого КМДП инвертора подключен к входу второго КМДП инвертора, к затвору первого транзистора считывания n-типа и через первый транзистор записи соединен с прямой шиной данных. Выход второго КМДП инвертора подключен к входу первого КМДП инвертора, к затвору транзистора считывания р-типа и через второй транзистор записи n-типа соединен с дополняющей шиной данных. Затворы транзисторов записи n-типа подключены к адресной шине записи. Первый и второй транзисторы считывания n-типа включены последовательно между шиной смещения и шиной считывания. Транзистор считывания р-типа включен параллельно с первым транзистором считывания n-типа, а затвор второго транзистора считывания n-типа соединен с адресной шиной считывания. 1 ил.

Изобретение относится к области вычислительной техники и может быть использовано для реализации оперативной памяти в микропроцессорных системах

Известна многопортовая ячейка оперативной памяти (Патент США №6909662, Fig 1, G11C 8/00, 7/00, 8/16, НКИ 265/230.05, от 21.06.2005), содержащая два инвертора с обратными связями, порт записи на двух МДП транзисторах n-типа с управлением от адресной шины записи и двух шин данных и независимый порт считывания, содержащий шину считывания и два последовательно соединенных транзистора n- и p-типов с управлением по затворам от одного из инверторов и адресной шины считывания. Недостатком ячейки памяти является недостаточно высокое быстродействие за счет ограниченного тока считывания через транзистор p-типа. Наиболее близким техническим решением к предлагаемому является двухпортовая ячейка оперативной памяти (Патент США №6917560, Fig.11, G11C 8/00, 8/16, НКИ 365 /230.05, от 12.07.2005). Это устройство, принятое за прототип, содержит два КМДП инвертора с обратными связями, два транзистора записи n-типа с управлением по затворам от адресной шины записи и двух шин данных и два транзистора считывания n-типа, которые включены последовательно между шиной считывания и шиной смещения с управлением по затворам от одного из инверторов и адресной шины считывания. Недостаток этого устройства - ограниченное быстродействие, обусловленное недостаточной величиной тока считывания, поскольку ток считываня определяется транзистором, который является по затвору нагрузкой инвертора и, следовательно, увеличение размеров этого транзистора для увеличения тока считывания и повышения скорости считывания ведет одновременно к уменьшению скорости записи.

Технической задачей, решаемой в изобретении, является повышение быстродействия устройства.

Поставленная цель достигается тем, что двухпортовая ячейка оперативной памяти, содержащая два КМДП инвертора, включенных между шиной питания и шиной земли, два транзистора записи n-типа, затворы которых подключены к адресной шине записи, и первый и второй транзисторы считывания n-типа, которые включены последовательно соответственно между шиной смещения и шиной считывания, выход первого КМДП инвертора подключен к затвору первого транзистора считывания n-типа, к входу второго КМДП инвертора и через первый транзистор записи n-типа соединен с прямой шиной данных, выход второго КМДП инвертора подключен к входу первого КМДП инвертора и через второй транзистор записи n-типа соединен с дополняющей шиной данных, затвор второго транзистора считывания n-типа соединен с адресной шиной считывания, содержит транзистор считывания p-типа, который включен параллельно с первым транзистором считывания n-типа и затвор которого соединен с выходои второго КМДП инвертора

Существенными отличительными признаками в указанной совокупности признаков является наличие транзистора считывания p-типа, который включен параллельно с первым транзистором считывания n-типа и затвор которого соединен с выходом второго КМДП инвертора.

Наличие в предлагаемом устройстве перечисленных выше существенных признаков обеспечивает решение поставленной технической задачи - повышение быстродействия устройства.

Действительно, в известном устройстве порты записи и считывания реализованы на независимых транзисторах n-типа. Скорость записи определяется наибольшей емкостной нагрузкой того инвертора, выход которого соединен с затвором транзистора считывания n-типа. Ток считывания определяется транзисторами считывания n-типа, один из которых является по затвору нагрузкой инвертора, и, следовательно, увеличение размеров этого транзистора для повышения тока и скорости считывания ведет одновремнно к увеличению емкостной нагрузки инвертора и уменьшению скорости записи. В заявленном устройстве при тех же транзисторах считывания n-типа ток считывания увеличен за счет введенного транзистора считывания p-типа, который создает дополнительную емкостную нагрузку только для инвертора с меньшей нагрузкой. При равном размере транзисторов считывания обоих типов наибольшая переключаемая нагрузка инверторов не увеличивается и быстродействие по записи не уменьшается. Параллельно включенные транзисторы считывания n- и p-типов не только обеспечивают больший ток считывания, чем один транзистор n-типа, но и в процессе считывания обеспечивают его более постоянное значение, что в целом ведет к увеличению скорости считывания без уменьшения скорости записи. Новый балланс размеров (в сторону уменьшения) транзисторов считывания n- и p-типов ведет к повышению быстродействия как при записи, так и при считывании.

На чертеже приведена принципиальная схема заявляемой двухпортовой ячейки оперативной памяти. Устройство содержит первый 1 и второй 2 КМДП инверторы, первый 3 и второй 4 транзисторы записи n-типа, первый 5, второй 6 транзисторы считывания n-типа и транзистор считывания p-типа 7.

КМДП инверторы 1 и 2 включены между шиной питания 8 и шиной земли 9. Выход первого КМДП инвертора 1 подключен к входу второго КМДП инвертора 2, к затвору первого транзистора считывания 5 n-типа и через первый транзистор записи 3 соединен с прямой шиной данных 10. Выход второго КМДП инвертора 2 подключен к входу первого КМДП инвертора 1, к затвору транзистора считывания p-типа 7 и через второй транзистор записи 4 n-типа соединен с дополняющей шиной данных 11. Затворы транзисторов записи 3 и 4 n-типа подключены к адресной шине записи 12. Первый 5 и второй 6 транзисторы считывания n-типа включены последовательно соответственно между шиной смещения 13 и шиной считывания 14. Транзистор считывания 7 p-типа включен параллельно с первым транзистором считывания 5 n-типа, а затвор второго транзистора считывания 6 n-типа соединен с адресной шиной считывания 15.

Транзисторы записи 3 и 4 n-типа с адресной шиной записи 12 и шинами данных 10 и 11 составляют порт записи. Транзисторы считывания 5 и 6 n-типа и транзистор считывания 7 p-типа совместно с адресной шиной считывания 15 и шиной считывания 14 представляют собой порт считывания.

Устройство работает следующим образом. В состоянии хранения информации выходы инверторов 1 и 2, включенных по схеме триггера, находятся в парафазном статическом состоянии. При записи 1 на прямой шине данных 10 формируется единичный потенциал шины питания, а на дополняющей шине данных 11 - нулевой потенциал шины земли. На адресную шину записи 12 подается единичный потенциал и транзисторы записи 3 и 4 n-типа открываются. Током от прямой шины данных 10 узловая емкость выхода первого инвертора 1 заряжается до единичного потенциала, а током на дополняющую шину данных 11 узловая емкость выхода второго инвертора 2 разряжается до 0. При записи 0 единичный потенциал формируется на дополняющей шине данных 11, а на прямой шине данных 10 - нулевой потенциал.

Режим считывания осуществляется при предварительном формировании на шине считывания 14 потенциала высокого уровня. На адресную шину считывания 15 также подается высокий потенциал. Второй транзистор считывания n-типа 6 при этом открывается. Если в ячейке памяти была записана 1, первый транзистор считывания 5 n-типа открыт с выхода первого инвертора 1, а транзистор считывания 7 p-типа открыт с выхода второго инвертора 2. При этом формируется проводящая цепь между шиной считывания 14 и шиной смещения 13, состоящая из транзистора 7 и параллельно вкченных транзисторов 5 и 7. Током считывания через данную транзисторную цепь емкость шины считывания 14 разряжается до потенциала шины смещения 13, что по команде считывания фиксируется дифференциальным усилителем считывания. Положительный потенциал шины смещения 13, отличный от 0 позволяет снизить перепад потенциалов на шине считывания 14 и сохранить положительное смещение на токовых электродах транзисторов считывания n-типа 5 и 6 для снижения их емкостей, что в сумме также ведет к повышению скорости считывания. Параллельно включенные транзисторы считывания n- и p-типов 5 и 7 не только обеспечивают больший ток считывания, чем один транзистор n-типа, но и в процессе считывания обеспечивают его более постоянное значение, что в целом ведет к увеличению скорости считывания без уменьшения скорости записи.

Если в ячейке памяти был записан 0, первый транзистор считывания 5 n-типа закрыт, поскольку на выходе первого инвертора нулевой потенциал, а транзистор считывания 7 p-типа закрыт, поскольку на выходе второго инвертора высокий потенциал. Первоначальное состояние шины считывания 14 с высоким потенциалом при этом не изменится.

Двухпортовая ячейка оперативной памяти, содержащая два КМДП инвертора, включенных между шиной питания и шиной земли, два транзистора записи n-типа, затворы которых подключены к адресной шине записи, и первый и второй транзисторы считывания n-типа, которые включены последовательно соответственно между шиной смещения и шиной считывания, выход первого КМДП инвертора подключен к затвору первого транзистора считывания n-типа, к входу второго КМДП инвертора и через первый транзистор записи n-типа соединен с прямой шиной данных, выход второго КМДП инвертора подключен к входу первого КМДП инвертора и через второй транзистор записи n-типа соединен с дополняющей шиной данных, затвор второго транзистора считывания n-типа соединен с адресной шиной считывания, отличающаяся тем, что содержит транзистор считывания р-типа, который включен параллельно с первым транзистором считывания n-типа, и затвор которого соединен с выходом второго КМДП инвертора.
Источник поступления информации: Роспатент

Showing 41-50 of 101 items.
11.03.2019
№219.016.d8eb

Преобразователь энергии ветра в электрическую энергию

Изобретение относится к области энергетики и может быть использовано для преобразования энергии ветра, действующего на привязной летательный аппарат, с передачей механической работы на рабочий орган, совершающий колебательное движение. Пустотелый летательный аппарат выполнен легче воздуха и...
Тип: Изобретение
Номер охранного документа: 0002380569
Дата охранного документа: 27.01.2010
11.03.2019
№219.016.dc7a

Устройство для контроля гранулометрического состава кусковых материалов

Изобретение относится к области измерительной техники и может быть использовано в системах управления технологическими процессами. Устройство содержит: генератор электромагнитных колебаний; передающую и приемную рупорные антенны; усилитель; элемент ортогональной поляризации, выполненный в виде...
Тип: Изобретение
Номер охранного документа: 0002404426
Дата охранного документа: 20.11.2010
15.03.2019
№219.016.e074

Способ управления движением корабля по глубине

Изобретение относится к области судовождения и касается автоматического управления движением корабля без хода в вертикальной плоскости. Способ базируется на двух этапах программного управления с использованием датчика и задатчика глубины, блока задания, в котором формируют заданный сигнал...
Тип: Изобретение
Номер охранного документа: 0002392183
Дата охранного документа: 20.06.2010
15.03.2019
№219.016.e07f

Способ измерения сопротивлений, индуктивностей и емкостей и устройства для его реализации

Группа изобретений относится к области измерительной техники. Последовательно осуществляют три такта измерения частоты колебаний при различной конфигурации частотно-зависимой цепи. Причем в первом такте формируют измеряемую величину , где Z- первый эталонный пассивный электрический элемент,...
Тип: Изобретение
Номер охранного документа: 0002395099
Дата охранного документа: 20.07.2010
15.03.2019
№219.016.e0ff

Устройство для оценки выполнения научно-исследовательских и опытно-конструкторских работ

Изобретение относится к вычислительной технике и может быть использовано для оценки выполнения научно-исследовательских и опытно-конструкторских работ (НИОКР) с целью их объективной оценки в целом и по стадиям процесса. Техническим результатом изобретения является повышение точности оценки...
Тип: Изобретение
Номер охранного документа: 0002452018
Дата охранного документа: 27.05.2012
15.03.2019
№219.016.e111

Автоматизированная многофункциональная система анализа изображений объектов

Изобретение относится к области систем компьютерной обработки и анализа изображений разнотипных объектов. Техническим результатом является расширение функциональных возможностей системы, снижение себестоимости использования системы, повышение скорости и точности обработки и анализа изображений...
Тип: Изобретение
Номер охранного документа: 0002408931
Дата охранного документа: 10.01.2011
15.03.2019
№219.016.e14d

Способ управления сближением корабля с подвижной целью

Изобретение относится к области судовождения. Способ управления сближением корабля с целью базируется на использовании системы автоматического управления движением корабля по путевому углу. Величина заданного значения путевого угла формируется как угол пеленга (азимута) - φ плюс приращение...
Тип: Изобретение
Номер охранного документа: 0002467917
Дата охранного документа: 27.11.2012
20.03.2019
№219.016.e777

Способ определения физических свойств жидкостей или газов

Изобретение относится к области измерительной техники и может быть использованы для высокоточного определения различных физических свойств (плотности, концентрации, смеси веществ, влагосодержания и др.) веществ (жидкостей, газов), находящихся в емкостях (технологических резервуарах,...
Тип: Изобретение
Номер охранного документа: 0002415409
Дата охранного документа: 27.03.2011
20.03.2019
№219.016.e8e9

Способ формирования поступательного движения якоря с электромагнитным приводом

Изобретение относится к электротехнике, к электромагнитным приводам, которые могут быть в составе коммутационных аппаратов и в других электромагнитных системах, в которых требуется получить большой ход движения якоря. В частности, предложенный привод может быть использован в электромагнитных...
Тип: Изобретение
Номер охранного документа: 0002436222
Дата охранного документа: 10.12.2011
20.03.2019
№219.016.e8ea

Магниторезистивный датчик

Изобретение относится к области магнитных датчиков и может быть использовано в тахометрах, устройствах неразрушающего контроля, датчиках перемещения, датчиках для измерения постоянного и переменного магнитного поля, электрического тока. Магниторезистивный датчик содержит подложку с...
Тип: Изобретение
Номер охранного документа: 0002436200
Дата охранного документа: 10.12.2011
Showing 1-9 of 9 items.
10.05.2014
№216.012.c144

Каскадное парафазное логическое устройство

Изобретение относится к области вычислительной техники и может быть использовано в КМДП интегральных схемах при реализации логических устройств. Технический результат - повышение быстродействия устройства. Устройство содержит тактовый КМДП инвертор и в каждом каскаде два транзистора сброса...
Тип: Изобретение
Номер охранного документа: 0002515225
Дата охранного документа: 10.05.2014
20.05.2014
№216.012.c317

Тактируемый логический элемент и-или

Изобретение относится к области вычислительной техники и может быть использовано для реализации каскадных логических устройств конвейерного типа. Техническим результатом является уменьшение потребляемой мощности. Тактируемый логический элемент И-ИЛИ содержит предзарядовый транзистор 1 p-типа,...
Тип: Изобретение
Номер охранного документа: 0002515702
Дата охранного документа: 20.05.2014
10.08.2014
№216.012.e7b6

Устройство формирования переноса в сумматоре

Изобретение относится к области вычислительной техники и может быть использовано в КМДП интегральных схемах для реализации арифметических устройств. Техническим результатом является повышение надежности. Устройство содержит логические транзисторы n-типа, предзарядовые транзисторы р-типа,...
Тип: Изобретение
Номер охранного документа: 0002525111
Дата охранного документа: 10.08.2014
10.01.2015
№216.013.1ae4

Кольцевой генератор на кмдп транзисторах

Изобретение относится к области вычислительной техники и может быть использовано в системах тактовой синхронизации микропроцессорных устройств. Достигаемый технический результат - расширение функциональных возможностей путем генерирования сигналов типа меандра-трапеции, кроме сигналов типа...
Тип: Изобретение
Номер охранного документа: 0002538312
Дата охранного документа: 10.01.2015
20.02.2015
№216.013.2bc3

Парафазный логический элемент

Изобретение относится к парафазному логическому элементу. Технический результат заключается в уменьшении потребляемой мощности в расчете на один такт. Логический элемент содержит два транзистора р-типа, первый тактовый транзистор n-типа и логический блок, включающий прямые и инверсные ключевые...
Тип: Изобретение
Номер охранного документа: 0002542660
Дата охранного документа: 20.02.2015
10.04.2016
№216.015.2fe0

Динамический логический элемент и-или

Изобретение относится к области вычислительной техники и может быть использовано для реализации каскадных логических устройств конвейерного типа. Технический результат заключается в упрощении конструкции динамического логического элемента. Технический результат достигается за счет того, что...
Тип: Изобретение
Номер охранного документа: 0002580095
Дата охранного документа: 10.04.2016
25.08.2017
№217.015.b3ae

Многовходовый логический элемент и

Изобретение относится к области вычислительной техники и может быть использовано для реализации логических устройств на КМДП транзисторах. Технический результат заключается в упрощении устройства. Многовходовой логический элемент И содержит предзарядовый 1 и логический 2 транзисторы p-типа,...
Тип: Изобретение
Номер охранного документа: 0002613853
Дата охранного документа: 21.03.2017
11.03.2019
№219.016.d820

Ячейка памяти ассоциативного запоминающего устройства

Изобретение относится к области вычислительной техники и может быть использовано для реализации ассоциативной памяти в микропроцессорных системах и ассоциативных процессорах. Техническим результатом является уменьшение потребляемой мощности. Ячейка памяти ассоциативного запоминающего устройства...
Тип: Изобретение
Номер охранного документа: 0002390860
Дата охранного документа: 27.05.2010
04.04.2019
№219.016.fc9e

Тактируемый логический элемент

Изобретение относится к вычислительной технике. Технический результат заключается в упрощении устройства. Тактируемый логический элемент, содержащий предзарядовый транзистор р-типа, тактовый транзистор n-типа, тактовый транзистор р-типа, транзистор обратной связи р-типа, ключевой транзистор...
Тип: Изобретение
Номер охранного документа: 0002427073
Дата охранного документа: 20.08.2011
+ добавить свой РИД