×
29.12.2018
218.016.ad68

Результат интеллектуальной деятельности: АНАЛОГОВЫЙ ПРОЦЕССОР

Вид РИД

Изобретение

№ охранного документа
0002676422
Дата охранного документа
28.12.2018
Аннотация: Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано как средство предварительной обработки информации для ранговой обработки аналоговых сигналов. Техническим результатом является обеспечение выбора из шести входных аналоговых сигналов х,…,х сигнала x любого заданного ранга r∈{1,…,6} (х=min(x,…,x),…,x=max(x,...,x)). Устройство содержит семнадцать реляторов, каждый из которых содержит компаратор, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, замыкающий и размыкающий ключи. 2 ил.

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления и др.

Известны аналоговые процессоры (см., например, фиг. 1 в описании изобретения к патенту РФ 2446462, кл. G06G 7/52, 2012 г.), которые содержат реляторы и реализуют выбор из пяти входных аналоговых сигналов х1,…,х5 сигнала х(r) любого заданного ранга r∈{1,…,5} (х(1)=min(x1,…,x5),…,х(5)=max(x1,…,x5)).

К причине, препятствующей достижению указанного ниже технического результата при использовании известных аналоговых процессоров, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка шести входных аналоговых сигналов.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип аналоговый процессор (фиг. 1 в описании изобретения к патенту РФ 2474875, кл. G06G 7/52, 2013 г.), который содержит реляторы и реализует выбор из пяти входных аналоговых сигналов x1,…,x5 сигнала х(r) любого заданного ранга r∈{1,…,5} (х(1)=min(x1,…,x5),…,х(5)=max(x1,…x5)).

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка шести входных аналоговых сигналов.

Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации выбора из шести входных аналоговых сигналов x1,…,x6 сигнала х(r) любого заданного ранга r∈{1,…,6} (х(1)=min(x1,…,x6),…,x(6)=max(x1,…,x6)) при сохранении элементного базиса прототипа.

Указанный технический результат при осуществлении изобретения достигается тем, что в аналоговом процессоре, содержащем двенадцать реляторов, каждый из которых содержит компаратор, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора, присоединенные соответственно к входам замыкающего и размыкающего ключей, причем первые входы третьего, пятого и вторые входы четвертого, пятого реляторов соединены соответственно с выходами второго, четвертого и восьмого, девятого реляторов, входы управления первого, шестого реляторов подключены к первому управляющему входу аналогового процессора, второй и третий управляющие входы которого соединены соответственно с входами управления двенадцатого и десятого реляторов, особенность заключается в том, что в него дополнительно введены пять аналогичных вышеупомянутым реляторов, первый, второй входы второго и первый, второй входы седьмого реляторов соединены соответственно с выходами первого, шестого и четырнадцатого, пятнадцатого реляторов, первый, второй входы j-го () и первый, второй входы двенадцатого реляторов подключены соответственно к выходам (j+1)-го, (j+3)-го и шестнадцатого, семнадцатого реляторов, первый, второй входы одиннадцатого и первый, второй входы тринадцатого реляторов соединены соответственно с выходами четырнадцатого, шестого и первого, пятнадцатого реляторов, первый, второй входы шестнадцатого, второй вход и выход третьего реляторов подключены соответственно к выходам первого, шестого, седьмого и первому входу четвертого реляторов, а входы управления седьмого, восьмого, девятого и выход пятого реляторов соединены соответственно с первым управляющим входом и выходом аналогового процессора, второй и третий управляющие входы которого подключены соответственно к объединенным входам управления второго, четвертого, одиннадцатого, тринадцатого, четырнадцатого, пятнадцатого, семнадцатого реляторов и объединенным входам управления третьего, пятого, шестнадцатого реляторов.

На фиг. 1 и фиг. 2 представлены соответственно схема предлагаемого аналогового процессора и схема релятора, использованного при построении указанного процессора.

Аналоговый процессор содержит реляторы 11,…,117. Каждый релятор содержит компаратор 2, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей 41 и 42, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора 2, присоединенные соответственно к входам ключей 41 и 42. Первый, второй входы релятора 1i () и первый, второй входы релятора 17 соединены соответственно с выходами реляторов 1j-1, 1i+4 и 114, 115, первый, второй входы релятора 1j () и первый, второй входы релятора 112 подключены соответственно к выходам реляторов 1j+1, 1j+3 и l16, l17, первый, второй входы релятора 111 и первый, второй входы релятора 113 соединены соответственно с выходами реляторов 114, 16 и l1, 115, а первый, второй входы релятора l16, выход релятора 15 и объединенные входы управления реляторов 11, 16, 17, 18, 19 подключены соответственно к выходам реляторов 11 16, выходу и первому управляющему входу аналогового процессора, второй и третий управляющие входы которого соединены соответственно с объединенными входами управления реляторов 12, 14, 111, 112, 113, 114, 115, 117 и объединенными входами управления реляторов 13, 15, 110, 116.

Работа предлагаемого аналогового процессора осуществляется следующим образом. На его первом, втором, третьем управляющих входах фиксируются соответственно необходимые управляющие сигналы ƒ1, ƒ2, ƒ3∈{0,1}. На первые и вторые входы реляторов 18, l17; первые и вторые входы реляторов 11 114; первые и вторые входы реляторов 16, 115 подаются соответственно подлежащие обработке аналоговые сигналы (напряжения) х1 и х2; х3 и х4; x5 и х6. Если на входе управления релятора присутствует логический "0" (логическая "1") и сигнал на его первом входе больше либо меньше сигнала на его втором входе, то ключ 41 соответственно замкнут (разомкнут) либо разомкнут (замкнут), а ключ 42 соответственно разомкнут (замкнут) либо замкнут (разомкнут). Следовательно, если на входе управления релятора присутствует логический "0" (логическая "1"), то этот релятор будет выделять на своем выходе наибольший (наименьший) из сигналов, действующих на его первом и втором входах. Таким образом, сигнал на выходе предлагаемого процессора определяется выражением

где символами ∨ и ⋅ обозначены соответственно операции max и min. Согласно (1) можно записать

где r∈{1,…,6}; ∈{x1,…,x6} (1≤sr<...<s6≤6); N= есть количество неповторяющихся фрагментов , определяемое как число сочетаний из 6 по 7-r. Выражение (2) совпадает с видом n-арной поисковой функции (функция (6.7) на стр. 117 в книге Левин В.И. Бесконечнозначная логика в задачах кибернетики. М.: Радио и связь, 1982 г.), которая при n=6 реализует алгоритм выделения из множества {х1,…,х6} элемента х(r) заданного ранга r∈{1,…,6} (х(1)=min(x1,…,x6),…,x(6)=max(х1,…,х6)). С учетом указанного, на выходе процессора (фиг. 1) окончательно имеем

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый аналоговый процессор построен в элементном базисе прототипа и обладает более широкими по сравнению с прототипом функциональными возможностями, так как реализует выбор из шести входных аналоговых сигналов x1,…,х6 сигнала х(r) любого заданного ранга r∈{1,…,6} (х(1)=min(x1,…,x6),…,x(6)=max(x1,…,x6)).

Аналоговый процессор, предназначенный для ранговой обработки аналоговых сигналов, содержащий двенадцать реляторов, каждый из которых содержит компаратор, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора, присоединенные соответственно к входам замыкающего и размыкающего ключей, причем первые входы третьего, пятого и вторые входы четвертого, пятого реляторов соединены соответственно с выходами второго, четвертого и восьмого, девятого реляторов, входы управления первого, шестого реляторов подключены к первому управляющему входу аналогового процессора, второй и третий управляющие входы которого соединены соответственно с входами управления двенадцатого и десятого реляторов, отличающийся тем, что в него дополнительно введены пять аналогичных вышеупомянутым реляторов, первый, второй входы второго и первый, второй входы седьмого реляторов соединены соответственно с выходами первого, шестого и четырнадцатого, пятнадцатого реляторов, первый, второй входы j-го и первый, второй входы двенадцатого реляторов подключены соответственно к выходам (j+1)-го, (j+3)-го и шестнадцатого, семнадцатого реляторов, первый, второй входы одиннадцатого и первый, второй входы тринадцатого реляторов соединены соответственно с выходами четырнадцатого, шестого и первого, пятнадцатого реляторов, первый, второй входы шестнадцатого, второй вход и выход третьего реляторов подключены соответственно к выходам первого, шестого, седьмого и первому входу четвертого реляторов, а входы управления седьмого, восьмого, девятого и выход пятого реляторов соединены соответственно с первым управляющим входом и выходом аналогового процессора, второй и третий управляющие входы которого подключены соответственно к объединенным входам управления второго, четвертого, одиннадцатого, тринадцатого, четырнадцатого, пятнадцатого, семнадцатого реляторов и объединенным входам управления третьего, пятого, шестнадцатого реляторов.
АНАЛОГОВЫЙ ПРОЦЕССОР
АНАЛОГОВЫЙ ПРОЦЕССОР
АНАЛОГОВЫЙ ПРОЦЕССОР
Источник поступления информации: Роспатент

Showing 21-30 of 216 items.
26.08.2017
№217.015.d881

Способ получения многослойного покрытия для режущего инструмента

Изобретение относится к способам нанесения износостойких покрытий на режущий инструмент и может быть использовано в металлообработке. Вакуумно-плазменным методом наносят многослойное покрытие, при этом сначала наносят нижний слой из нитрида ниобия, затем верхний слой из нитрида соединения...
Тип: Изобретение
Номер охранного документа: 0002622544
Дата охранного документа: 16.06.2017
26.08.2017
№217.015.d8a1

Способ получения многослойного покрытия для режущего инструмента

Изобретение относится к области металлургии, а именно к способам нанесения износостойких покрытий на режущий инструмент, и может быть использовано в металлообработке. Проводят вакуумно-плазменное нанесение многослойного покрытия. Сначала наносят нижний слой из нитрида титана. Затем наносят...
Тип: Изобретение
Номер охранного документа: 0002622526
Дата охранного документа: 16.06.2017
26.08.2017
№217.015.d8ad

Способ получения многослойного покрытия для режущего инструмента

Изобретение относится к способу получения многослойного покрытия для режущего инструмента. Проводят вакуумно-плазменное нанесение многослойного покрытия. Сначала наносят нижний слой из нитрида ниобия. Затем наносят верхний слой из нитрида соединения титана, алюминия и молибдена при их...
Тип: Изобретение
Номер охранного документа: 0002622542
Дата охранного документа: 16.06.2017
26.08.2017
№217.015.d8b7

Узловое соединение стержней коробчатого сечения пространственной конструкции

Изобретение относится к строительству, а именно к узловому соединению стержней в пространственных конструкциях покрытий, и может найти применение в оболочках сферической, конической и других пространственных форм сооружений из металлических стержней коробчатого сечения. Узловое соединение...
Тип: Изобретение
Номер охранного документа: 0002623507
Дата охранного документа: 27.06.2017
26.08.2017
№217.015.dc13

Пассажирский экраноплан

Изобретение относится к пассажирским транспортным средствам на динамической воздушной подушке. Пассажирский экраноплан содержит корпус с кабиной, крыло малого удлинения, хвостовое вертикальное двухкилевое оперение с установленным на килях стабилизатором с шарнирно закрепленным рулем высоты, а...
Тип: Изобретение
Номер охранного документа: 0002624231
Дата охранного документа: 03.07.2017
29.12.2017
№217.015.f0a4

Способ получения защитной оксидной пленки на металлической поверхности

Изобретение относится к области материаловедения, а именно к снижению скорости коррозии металлической поверхности изделия. Способ получения защитной оксидной пленки на металлической поверхности включает получение матрицы-основы, выполненной из железного порошка, путем смешивания железного...
Тип: Изобретение
Номер охранного документа: 0002638869
Дата охранного документа: 18.12.2017
29.12.2017
№217.015.f0d8

Способ получения многослойного покрытия для режущего инструмента

Изобретение относится к способам нанесения износостойких покрытий на режущий инструмент и может быть использовано в металлообработке. Проводят ионно-плазменное нанесение многослойного покрытия. Сначала наносят нижний слой из нитрида титана и кремния при их соотношении, мас. %: титан 98,0-98,4,...
Тип: Изобретение
Номер охранного документа: 0002638875
Дата охранного документа: 18.12.2017
29.12.2017
№217.015.f0f7

Способ получения многослойного покрытия для режущего инструмента

Изобретение относится к способам нанесения износостойких покрытий на режущий инструмент и может быть использовано в металлообработке. Проводят нанесение многослойного покрытия. Сначала наносят нижний слой из нитрида титана и хрома при их соотношении, мас. %: титан 83,5-86,5, хром 13,5-16,5....
Тип: Изобретение
Номер охранного документа: 0002638874
Дата охранного документа: 18.12.2017
29.12.2017
№217.015.f114

Способ работы парового котла

Изобретение относится к области теплоэнергетики. Способ работы парового котла, по которому в топку котла подают воздух и используемый в качестве топлива природный газ, теплоту продуктов сгорания топлива отводят котловой воде и пару, после чего уходящие газы удаляют из котла в атмосферу, из...
Тип: Изобретение
Номер охранного документа: 0002638898
Дата охранного документа: 18.12.2017
29.12.2017
№217.015.f360

Устройство для удаления поверхностного слоя нефтесодержащих жидкостей

Изобретение относится к устройствам для удаления поверхностного слоя нефтесодержащих жидкостей и может быть использовано в очистных сооружениях водоснабжения и канализации, в химической, металлообрабатывающей и других отраслях промышленности при очистке технологических, смазочно-охлаждающих...
Тип: Изобретение
Номер охранного документа: 0002637135
Дата охранного документа: 30.11.2017
Showing 21-30 of 115 items.
10.06.2016
№216.015.4741

Логический преобразователь

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики и функциональных узлов систем управления. Технический результат заключается в обеспечении параллельной реализации четырех простых симметричных булевых функций, зависящих от четырех...
Тип: Изобретение
Номер охранного документа: 0002585725
Дата охранного документа: 10.06.2016
27.08.2016
№216.015.5011

Ранговый фильтр

Изобретение относится к автоматике и вычислительной технике. Техническим результатом является расширение функциональных возможностей за счет обеспечения выбора минимального , супраминимального, медианного , субмаксимального или максимального из пяти входных аналоговых сигналов. Ранговый фильтр...
Тип: Изобретение
Номер охранного документа: 0002595959
Дата охранного документа: 27.08.2016
27.08.2016
№216.015.5058

Импульсный селектор

Изобретение относится к импульсной технике. Техническим результатом является уменьшение аппаратурных затрат. Импульсный селектор предназначен для воспроизведения операции med(τ, …, τ), где τ, …, τ есть длительности положительных импульсных сигналов х, …, х ∈ {0,1}, синхронизированных по...
Тип: Изобретение
Номер охранного документа: 0002595960
Дата охранного документа: 27.08.2016
27.08.2016
№216.015.50d1

Логический вычислитель

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Техническим результатом является упрощение устройства. Логический вычислитель предназначен для реализации простых симметричных булевых функций...
Тип: Изобретение
Номер охранного документа: 0002595958
Дата охранного документа: 27.08.2016
13.01.2017
№217.015.881f

Ранговый фильтр

Изобретение предназначено для ранговой обработки аналоговых сигналов и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации. Техническим результатом является расширение функциональных возможностей за счет обеспечения реализации...
Тип: Изобретение
Номер охранного документа: 0002602382
Дата охранного документа: 20.11.2016
25.08.2017
№217.015.9f9d

Селектор двоичных чисел

Изобретение относится к вычислительной технике и может быть использовано в системах цифровой вычислительной техники как средство предварительной обработки информации. Технический результат заключается в расширении функциональных возможностей за счет обеспечения селекции большего и меньшего из...
Тип: Изобретение
Номер охранного документа: 0002606311
Дата охранного документа: 10.01.2017
25.08.2017
№217.015.ca61

Ранговый фильтр

Изобретение относится к автоматике и вычислительной технике. Технический результат – обеспечение реализации выбора из шести входных аналоговых сигналов сигнала любого заданного ранга. Для этого предложен ранговый фильтр, который содержит два сортировщика (1, 1) и пять реляторов (2,…,2), причем...
Тип: Изобретение
Номер охранного документа: 0002620199
Дата охранного документа: 23.05.2017
25.08.2017
№217.015.d0a9

Логический преобразователь

Изобретение относится к вычислительной технике. Технический результат заключается в повышении быстродействия. Логический преобразователь предназначен для реализации любой из простых симметричных булевых функций τ, τ, τ, τ, зависящих от n аргументов - входных двоичных сигналов, при n=5, и может...
Тип: Изобретение
Номер охранного документа: 0002621281
Дата охранного документа: 01.06.2017
25.08.2017
№217.015.d0b8

Логический модуль

Логический модуль предназначен для реализации любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, и может быть использован в системах цифровой вычислительной техники как средство преобразования кодов. Технический результат заключается в...
Тип: Изобретение
Номер охранного документа: 0002621376
Дата охранного документа: 02.06.2017
25.08.2017
№217.015.d10a

Двоичный вычитатель

Изобретение относится к вычислительной технике. Технический результат заключается в упрощении двоичного вычитателя. Двоичный вычитатель предназначен для выполнения операции А-В-B, где А, В, B ∈ {0,1} есть входные двоичные сигналы, и может быть использован в системах цифровой вычислительной...
Тип: Изобретение
Номер охранного документа: 0002621375
Дата охранного документа: 02.06.2017
+ добавить свой РИД