×
10.05.2018
218.016.3a13

Результат интеллектуальной деятельности: ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ

Вид РИД

Изобретение

№ охранного документа
0002647639
Дата охранного документа
16.03.2018
Аннотация: Изобретение относится к вычислительной технике. Технический результат - повышение быстродействия при сохранении аппаратурного состава и функциональных возможностей прототипа. Для этого предложен логический преобразователь, предназначенный для реализации любой из простых симметричных булевых функций τ, τ, τ, τ, зависящих от n аргументов - входных двоичных сигналов, и может быть использован в системах цифровой вычислительной техники как средство преобразования кодов. Логический преобразователь содержит восемь мажоритарных элементов (1, …, 1), а максимальное время задержки распространения сигнала в нем равно 4×Δt, где Δt - время задержки мажоритарного элемента. 1 ил.

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.

Известны логические преобразователи (см., например, патент РФ 2281545, кл. G06F 7/57, 2006 г.), которые с помощью константной настройки реализуют любую из простых симметричных булевых функций τ1, τ2, τn-1, τn, зависящих от n аргументов - входных двоичных сигналов, при n=4.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных логических преобразователей, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка пяти входных сигналов.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип логический преобразователь (патент РФ 2542895, кл. G06F 7/57, 2015 г.), который содержит восемь мажоритарных элементов и с помощью константной настройки реализует любую из простых симметричных булевых функций τ12n-1, τn, зависящих от n аргументов - входных двоичных сигналов, при n=5.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относится низкое быстродействие, обусловленное тем, что максимальное время задержки распространения сигнала в прототипе определяется выражением 6×ΔtM, где ΔtM есть время задержки мажоритарного элемента.

Техническим результатом изобретения является повышение быстродействия при сохранении аппаратурного состава и функциональных возможностей прототипа.

Указанный технический результат при осуществлении изобретения достигается тем, что в логическом преобразователе, содержащем восемь мажоритарных элементов, выходы i-го (), восьмого мажоритарных элементов и объединенные первые входы первого, второго, пятого, шестого мажоритарных элементов подключены соответственно к второму входу (i+1)-го, третьему входу шестого мажоритарных элементов и первому настроечному входу логического преобразователя, первый, второй и третий информационные входы которого соединены соответственно с вторым, третьим входами первого и третьим входом второго мажоритарных элементов, особенность заключается в том, что выходы пятого, шестого и седьмого мажоритарных элементов соединены соответственно с третьими входами третьего, четвертого и вторым входом шестого мажоритарных элементов, а j-й () вход седьмого, j-й вход восьмого и m-й () вход пятого мажоритарных элементов подключены соответственно к j-му, (j+2)-му и (m+2)-му информационным входам логического преобразователя, первый, второй настроечные входы и выход которого соединены соответственно с первыми входами четвертого, третьего и выходом четвертого мажоритарных элементов.

На чертеже представлена схема предлагаемого логического преобразователя.

Логический преобразователь содержит мажоритарные элементы 11, …, 18, причем выходы элементов 1i (), 1r () и 17, 18 соединены соответственно с вторым входом элемента 1i+1, третьим входом элемента 1r-2 и вторым, третьим входами элемента 16, а m-е () входы элементов 11, 15, j-е () входы элементов 17, 18, третий вход элемента 12 и первый вход элемента 13 подключены соответственно к (m-1)-му, (m+2)-му, j-му, (j+2)-му, третьему информационным и второму настроечному входам логического преобразователя, выход и первый настроечный вход которого соединены соответственно с выходом элемента 14 объединенными первыми входами элементов 11, 12, 14, 15, 16.

Работа предлагаемого логического преобразователя осуществляется следующим образом. На его первом, втором настроечных входах фиксируются соответственно необходимые сигналы ƒ1, ƒ2 ∈ {0, 1} константной настройки. На его первый, …, пятый информационные входы подаются соответственно подлежащие обработке двоичные сигналы xl, …, x5 ∈ {0, 1}. На выходе мажоритарного элемента 1k () имеем Maj(ak1, ak2, ak3)=ak1ak2ak1ak3ak2ak3, где ak1, ak2, ak3 и ∨, ⋅ есть соответственно сигналы на его первом, втором, третьем входах и символы операций ИЛИ, И. Следовательно, сигнал на выходе элемента 14 определяется выражением

в котором (). Таким образом, на выходе предлагаемого преобразователя получим

где τ1, τ2, τ4, τ5 есть простые симметричные булевы функции пяти аргументов х1, …, х5 (см. стр. 126 в книге Поспелов Д.А. Логические методы анализа и синтеза схем. М.: Энергия, 1974). При этом указанный преобразователь содержит восемь мажоритарных элементов, а максимальное время задержки распространения в нем сигнала равно 4×ΔtM, где ΔtM - время задержки мажоритарного элемента.

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый логический преобразователь с помощью константной настройки реализует любую из простых симметричных булевых функций τ1, τ2, τn-1, τn, зависящих от n аргументов - входных двоичных сигналов, при n=5, имеет аппаратурный состав прототипа и обладает более высоким по сравнению с ним быстродействием.

Логический преобразователь, предназначенный для реализации простых симметричных булевых функций, содержащий восемь мажоритарных элементов, причем выходы i-го , восьмого мажоритарных элементов и объединенные первые входы первого, второго, пятого, шестого мажоритарных элементов подключены соответственно к второму входу (i+1)-го, третьему входу шестого мажоритарных элементов и первому настроечному входу логического преобразователя, первый, второй и третий информационные входы которого соединены соответственно с вторым, третьим входами первого и третьим входом второго мажоритарных элементов, отличающийся тем, что выходы пятого, шестого и седьмого мажоритарных элементов соединены соответственно с третьими входами третьего, четвертого и вторым входом шестого мажоритарных элементов, а j-й вход седьмого, j-й вход восьмого и m-й вход пятого мажоритарных элементов подключены соответственно к j-му, (j+2)-му и (m+2)-му информационным входам логического преобразователя, первый, второй настроечные входы и выход которого соединены соответственно с первыми входами четвертого, третьего и выходом четвертого мажоритарных элементов.
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
Источник поступления информации: Роспатент

Showing 141-150 of 216 items.
15.10.2019
№219.017.d5cb

Маловентильный частотно-регулируемый электропривод и способ управления им

Изобретение относится к преобразовательной технике, получающей применение в регулируемых электроприводах, и может быть использовано для упрощения силовых цепей частотно-регулируемых приводов переменного тока и минимизации количества силовых полупроводниковых ключей в их схемах. Данное...
Тип: Изобретение
Номер охранного документа: 0002702761
Дата охранного документа: 11.10.2019
17.10.2019
№219.017.d676

Сумматор по модулю пять

Устройство предназначено для выполнения операции (X+Y) mod 5, где X,Y∈{000, …, 100} есть трехразрядные двоичные числа, задаваемые двоичными сигналами, и может быть использовано в системах цифровой вычислительной техники как средство арифметической обработки дискретной информации. Техническим...
Тип: Изобретение
Номер охранного документа: 0002702969
Дата охранного документа: 14.10.2019
17.10.2019
№219.017.d69a

Ранговый фильтр

Изобретение относится к автоматике и аналоговой вычислительной технике, предназначено для ранговой обработки аналоговых сигналов и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации. Техническим результатом является обеспечение...
Тип: Изобретение
Номер охранного документа: 0002702968
Дата охранного документа: 14.10.2019
17.10.2019
№219.017.d6a3

Импульсный селектор

Изобретение относится к селекции импульсов. Технический результат - уменьшение аппаратурных затрат. Для этого предложен импульсный селектор, который предназначен для воспроизведения операции supramed(τ, …, τ), где τ, …, τ - длительности семи положительных импульсных сигналов x, …, x ∈ {0,1},...
Тип: Изобретение
Номер охранного документа: 0002702975
Дата охранного документа: 14.10.2019
17.10.2019
№219.017.d6b4

Импульсный селектор

Изобретение относится к селекции импульсов. Технический результат - уменьшение аппаратурных затрат. Для этого предложен импульсный селектор, который предназначен для воспроизведения операции submed(τ, …, τ), где τ, …, τ есть длительности семи положительных импульсных сигналов,...
Тип: Изобретение
Номер охранного документа: 0002702972
Дата охранного документа: 14.10.2019
17.10.2019
№219.017.d6c6

Сумматор по модулю q

Устройство предназначено для обработки двоичных чисел, задаваемых двоичными сигналами, и может быть использовано в системах цифровой вычислительной техники как средство арифметической обработки дискретной информации. Техническим результатом является обеспечение реализации операции (X+Y) mod q...
Тип: Изобретение
Номер охранного документа: 0002702970
Дата охранного документа: 14.10.2019
18.10.2019
№219.017.d75a

Устройство селекции двоичных чисел

Изобретение предназначено для выполнения селекции и идентификации меньшего, либо селекции и идентификации большего, либо селекции произвольно назначенного из двух n-разрядных двоичных чисел, задаваемых двоичными сигналами, и может быть использовано в системах цифровой вычислительной техники как...
Тип: Изобретение
Номер охранного документа: 0002703352
Дата охранного документа: 16.10.2019
22.10.2019
№219.017.d8bd

Сумматор по модулю три

Изобретение относится к области цифровой вычислительной техники. Технический результат заключается в упрощении схемы сумматора по модулю три за счет уменьшения ее цены по Квайну и сокращении количества типов логических элементов аппаратурного состава при сохранении функциональных возможностей...
Тип: Изобретение
Номер охранного документа: 0002703676
Дата охранного документа: 21.10.2019
22.10.2019
№219.017.d8ca

Импульсный селектор

Изобретение относится к селекции импульсов. Технический результат – обеспечение выбора из шести синхронизированных импульсных сигналов. Для этого предложен импульсный селектор, который предназначен для реализации выбора из нескольких синхронизированных по переднему фронту положительных...
Тип: Изобретение
Номер охранного документа: 0002703677
Дата охранного документа: 21.10.2019
22.10.2019
№219.017.d8e4

Логический преобразователь

Изобретение относится к области цифровой вычислительной техники. Технический результат заключается в упрощении схемы логического преобразователя за счет уменьшения ее цены по Квайну при сохранении функциональных возможностей прототипа. Технический результат достигается за счет логического...
Тип: Изобретение
Номер охранного документа: 0002703675
Дата охранного документа: 21.10.2019
Showing 111-115 of 115 items.
20.05.2023
№223.018.66b2

Параллельный счетчик единиц

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей параллельного счетчика единиц при сохранении глубины схемы прототипа. Параллельный счетчик единиц содержит четыре элемента ИСКЛЮЧАЮЩЕЕ ИЛИ (1, …, 1) и четыре мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002761103
Дата охранного документа: 03.12.2021
20.05.2023
№223.018.6703

Арифметическое устройство по модулю три

Изобретение относится к области вычислительной техники. Техническим результатом является обеспечение реализации с помощью константной настройки любой из операций (А+В) mod 3, (А-В) mod 3, где А, В ∈ {00,01,10} есть двухразрядные двоичные числа, задаваемые двоичными сигналами. Раскрыто...
Тип: Изобретение
Номер охранного документа: 0002757831
Дата охранного документа: 21.10.2021
20.05.2023
№223.018.6706

Пороговый модуль

Изобретение относится к области вычислительной техники. Техническим результатом является обеспечение реализации пороговой функции с единичными весами аргументов и порогом три. Раскрыт пороговый модуль, содержащий восемь элементов ИЛИ и семь элементов И, причем первый, второй входы i-го...
Тип: Изобретение
Номер охранного документа: 0002757821
Дата охранного документа: 21.10.2021
20.05.2023
№223.018.6711

Логический модуль

Изобретение относится к области вычислительной техники. Техническим результатом изобретения является обеспечение реализации простых симметричных булевых функций. Раскрыт логический модуль, предназначенный для реализации простых симметричных булевых функций, содержащий четыре мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002758188
Дата охранного документа: 26.10.2021
20.05.2023
№223.018.6712

Ранговый фильтр

Изобретение относится к ранговому фильтру. Технический результат заключается в повышении быстродействия рангового фильтра. Фильтр содержит два сортировщика и восемь реляторов, причем каждый релятор содержит компаратор, подключенный выходом к первому входу элемента исключающее ИЛИ, второй вход...
Тип: Изобретение
Номер охранного документа: 0002758190
Дата охранного документа: 26.10.2021
+ добавить свой РИД