×
20.01.2018
218.016.1d8f

Результат интеллектуальной деятельности: ТОКОВЫЙ ЭЛЕМЕНТ ОГРАНИЧЕНИЯ МНОГОЗНАЧНОЙ ВЫХОДНОЙ ЛОГИЧЕСКОЙ ПЕРЕМЕННОЙ

Вид РИД

Изобретение

Аннотация: Изобретение относится к области вычислительной техники, автоматики и может использоваться в различных цифровых структурах и системах автоматического управления и передачи информации. Технический результат заключается в возможности в рамках одной и той же архитектуры реализовывать две пороговые логические функции «Ограничение снизу» и «Ограничение сверху» двух многозначных входных переменных ("х", "х"). Токовый элемент ограничения многозначной выходной логической переменной содержит: первый (1) и второй (4) источники входного логического тока, соответствующие первой многозначной логической переменной "х", третий (5) источник входного логического тока, соответствующий второй логической переменной "х", устанавливающей уровень ограничения выходного тока устройства, первый (8) и второй (9) входные транзисторы, первую (2) и вторую (6) шины источника питания и источник вспомогательного напряжения (10). В схему введены первый (11), второй (12), третий (13) и четвертый (14) дополнительные транзисторы и первый (15) дополнительный источник входного логического тока, соответствующий второй логической переменной "х". 4 ил.

Предполагаемое изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в цифровых вычислительных структурах, системах автоматического управления, передачи и обработки цифровой информации и т.п.

Токовая логика, базирующаяся на принципах линейной (не булевой алгебры), относится к одному из новых направлений синтеза и практической реализации цифровых структур (ЦС) и постоянно развивается [1-15]. Преимущества таких ЦС - потенциальная возможность работы в жестких условиях эксплуатации (космороботы, беспилотные летательные аппараты, ядерные объекты и т.д.).

Одним из важных направлений синтеза и практической реализации цифровых структур является пороговая логика, теоретические основы которой заложены в работах [16-20]. Для ее практического использования в токовых устройствах автоматики и связи необходимо иметь специальные элементы ограничения выходных токовых логических переменных. Заявляемое устройство относится к этому типу логических элементов.

Ближайшим прототипом заявляемого устройства является логический элемент «максимум», представленный в патенте RU 2568385 (фиг.1). Он содержит первый 1 источник входного логического тока, соответствующий первой многозначной логической переменной "х", который включен между первой 2 шиной источника питания и токовым входом 3 устройства, второй 4 источник входного логического тока, соответствующий первой многозначной логической переменной "х", третий 5 источник входного логического тока, соответствующий второй логической переменной "хогр", устанавливающей уровень ограничения выходного тока устройства, который включен между токовым входом 3 устройства и второй 6 шиной источника питания, первый 7 токовый выход устройства, первый 8 и второй 9 входные транзисторы разного типа проводимости, эмиттеры которых объединены и подключены к токовому входу 3 устройства, причем коллектор первого 8 входного транзистора согласован с первой 2 шиной источника питания, а коллектор второго 9 входного транзистора подключен ко второй 6 шине источника питания, источник вспомогательного напряжения 10, связанный с базами первого 8 и второго 9 входных транзисторов.

Существенный недостаток известного устройства фиг.1 состоит в том, что оно реализует лишь одну токовую пороговую логическую функцию «Ограничение сверху» двух многозначных входных переменных ("х", "хогр"), соответствующих значениям входных токов Ix, Iогр. Это требует неоправданного расширения номенклатуры базовых токовых элементов для реализации второй токовой пороговой функции «Ограничение снизу» двух многозначных входных переменных ("х", "хогр"), соответствующих значениям входных токов Ix, Iогр, и не позволяет создать на его основе универсальный базис логических элементов для построения средств вычислительной техники, функционирующих на принципах пороговой логики.

Основная задача предлагаемого изобретения состоит в создании элемента ограничения, который в рамках одной и той же архитектуры может реализовывать две пороговые логические функции «Ограничение снизу» и «Ограничение сверху» двух многозначных входных переменных ("х", "хогр"). Это позволяет уменьшить номенклатуру базовых элементов токовой логики и повысить технологичность изготовления элементной базы многозначной пороговой логики, работающей на принципах линейной алгебры [21-23].

Поставленная задача решается тем, что в токовом логическом элементе (фиг. 1), содержащем первый 1 источник входного логического тока, соответствующий первой многозначной логической переменной "х", который включен между первой 2 шиной источника питания и токовым входом 3 устройства, второй 4 источник входного логического тока, соответствующий первой многозначной логической переменной "х", третий 5 источник входного логического тока, соответствующий второй логической переменной "хогр", устанавливающей уровень ограничения выходного тока устройства, который включен между токовым входом 3 устройства и второй 6 шиной источника питания, первый 7 токовый выход устройства, первый 8 и второй 9 входные транзисторы разного типа проводимости, эмиттеры которых объединены и подключены к токовому входу 3 устройства, причем коллектор первого 8 входного транзистора согласован с первой 2 шиной источника питания, а коллектор второго 9 входного транзистора подключен ко второй 6 шине источника питания, источник вспомогательного напряжения 10, связанный с базами первого 8 и второго 9 входных транзисторов, предусмотрены новые элементы и связи - в схему добавлены первый 11, второй 12, третий 13 и четвертый 14 дополнительные транзисторы, причем второй 4 источник входного логического тока включен между объединенными эмиттерами первого 11 и второго 12 дополнительных транзисторов и второй 6 шиной источника питания, первый 15 дополнительный источник входного логического тока, соответствующий второй логической переменной "хогр", устанавливающей уровень ограничения выходного тока устройства, включен между объединенными эмиттерами третьего 13 и четвертого 14 дополнительных транзисторов и второй 6 шиной источника питания, коллекторы второго 12 и третьего 13 дополнительных транзисторов объединены и связаны с первым 7 токовым выходом устройства, коллекторы первого 11 и четвертого 14 дополнительных транзисторов объединены и подключены ко второму 16 дополнительному токовому выходу устройства, базы первого 11 и третьего 13 дополнительных транзисторов объединены и подключены к токовому входу 3 устройства, базы второго 12 и четвертого 14 дополнительных транзисторов объединены и подключены к источнику вспомогательного напряжения 10.

Схема известного устройства показана на фиг. 1. На фиг. 2 представлена схема заявляемого устройства в соответствии с формулой изобретения.

На фиг. 3 представлена принципиальная схема заявляемого устройства фиг. 2 в среде компьютерного моделирования PSpice.

На фиг. 4 приведены временные диаграммы работы заявляемого устройства фиг. 3, где ток, соответствующий первой входной переменной "х", равен I1=I2≈Ix, а ток второй входной переменной "хогр" равен I3=I4≈Iогр.

Токовый элемент ограничения многозначной выходной логической переменной фиг. 2 содержит первый 1 источник входного логического тока, соответствующий первой многозначной логической переменной "х", который включен между первой 2 шиной источника питания и токовым входом 3 устройства, второй 4 источник входного логического тока, соответствующий первой многозначной логической переменной "х", третий 5 источник входного логического тока, соответствующий второй логической переменной "хогр", устанавливающей уровень ограничения выходного тока устройства, который включен между токовым входом 3 устройства и второй 6 шиной источника питания, первый 7 токовый выход устройства, первый 8 и второй 9 входные транзисторы разного типа проводимости, эмиттеры которых объединены и подключены к токовому входу 3 устройства, причем коллектор первого 8 входного транзистора согласован с первой 2 шиной источника питания, а коллектор второго 9 входного транзистора подключен ко второй 6 шине источника питания, источник вспомогательного напряжения 10, связанный с базами первого 8 и второго 9 входных транзисторов. В схему введены первый 11, второй 12, третий 13 и четвертый 14 дополнительные транзисторы, причем второй 4 источник входного логического тока включен между объединенными эмиттерами первого 11 и второго 12 дополнительных транзисторов и второй 6 шиной источника питания, первый 15 дополнительный источник входного логического тока, соответствующий второй логической переменной "хогр", устанавливающей уровень ограничения выходного тока устройства, включен между объединенными эмиттерами третьего 13 и четвертого 14 дополнительных транзисторов и второй 6 шиной источника питания, коллекторы второго 12 и третьего 13 дополнительных транзисторов объединены и связаны с первым 7 токовым выходом устройства, коллекторы первого 11 и четвертого 14 выходных транзисторов объединены и подключены ко второму 16 дополнительному токовому выходу устройства, базы первого 11 и третьего 13 дополнительных транзисторов объединены и подключены к токовому входу 3 устройства, базы второго 12 и четвертого 14 дополнительных транзисторов объединены и подключены к источнику вспомогательного напряжения 10, первый 17 и второй 18 двухполюсники моделируют свойства нагрузки.

Рассмотрим работу устройства фиг. 2. При подаче на токовый вход заданного уровня ограничения Iогр входной многозначный сигнал х на выходе у ограничивается «снизу» или «сверху» величиной Iогр. При этом направления выходных токов могут быть любыми, в зависимости от условий функционирования предыдущих и последующих элементов схемы.

Входные токовые сигналы первого 1 (Ix) и третьего 5 (Iогр) источников входного логического тока поступают на токовый вход 3 устройства. Так как ток Ix является втекающим, а ток Iогр - вытекающим, то в эмиттеры первого 8 и второго 9 входных транзисторов поступает разность этих входных токов. Токи второго 4 (Ix) и четвертого 15 (Iогр) источников входного логического тока являются вытекающими.

При выполнении неравенства Ix>Iогр в токовом входе 3 устройства формируется разностный втекающий ток, который будет «уходить» в эмиттер второго 9 входного транзистора, снижая напряжение на базах первого 11 и второго 13 дополнительных транзисторов до значения Ес-Uбэ9, где Uбэ9 - напряжение открытого эмиттерного перехода второго 9 входного транзистора. Первый дополнительный транзистор 11 будет открыт и его выходной вытекающий ток будет равен току Ix, который поступит на второй 16 токовый выход устройства (Вых.i2). Третий 13 дополнительный транзистор также будет открыт и его выходной ток будет равен току Iогр, который поступит на первый 7 токовый выход устройства (Вых.i1). При этом второй 12 и четвертый 14 дополнительные транзисторы будут закрыты.

При выполнении неравенства Ix<Iогр в токовом входе 3 устройства формируется разностный вытекающий ток, который будет протекать через эмиттер первого 8 входного n-p-n-транзистора, увеличивая напряжение на базах первого 11 и второго 13 дополнительных транзисторов до значения Ес+Uбэ8, где Uбэ8 - напряжение открытого эмиттерного перехода первого 8 входного транзистора. Второй 12 дополнительный транзистор будет открыт, и его вытекающий выходной ток будет равен току Ix, который поступит на первый 7 токовый выход устройства (Вых.i1), при этом четвертый 14 дополнительный транзистор также будет открыт и его выходной ток будет равен току Iогр, который поступит на второй 16 дополнительный токовый выход устройства (Вых.i2), а первый 11 и третий 13 дополнительные транзисторы будут закрыты.

Показанные на чертеже фиг. 4 результаты моделирования подтверждают указанные свойства заявляемой схемы логического элемента пороговой логики.

Таким образом, в схеме фиг. 2 по первому 7 токовому выходу предлагаемого устройства выходной сигнал принимает значение, соответствующее меньшему из двух входных сигналов ("х", "хогр"), а по второму 16 дополнительному токовому выходу - выходной сигнал принимает значение, соответствующее большему из двух входных сигналов ("х", "хогр").

Резисторы 17 и 18 являются вспомогательными и служат для определения наличия тока в выходных цепях. Они используются только в процессе экспериментальных исследований схемы.

Предлагаемое схемотехническое решение порогового элемента характеризуется многозначным состоянием внутренних сигналов и сигналов на его токовых выходах, что может быть положено в основу вычислительных и управляющих устройств, использующих многозначную пороговую логику.

БИБЛИОГРАФИЧЕСКИЙ СПИСОК

1. Патент РФ №2514789.

2. Патент РФ №2520416.

3. Патент РФ №2546078.

4. Патент РФ №2546082.

5. Патент РФ №2546085.

6. Патент РФ №2547225.

7. Патент РФ №2547231.

8. Патент РФ №2547233.

9. Патент РФ №2549144.

10. Патент РФ №2549142.

11. Патент РФ №2553070.

12. Патент РФ №2553071.

13. Патент РФ №2554557.

14. Патент РФ №2559705.

15. Патент РФ №2568385.

16. Дертоузос М. Пороговая логика // М.: Мир, 1967. 344 с.

17. Зуев Ю.А. Пороговые функции и пороговые представления булевых функций // Матем. вопросы кибернетики. Вып. 5. - М.: Физматлит, 1994. - С. 5-61.

18. Никонов В.Г., Никонов Н.В. Особенности пороговых представлений k-значных функций. // «Труды по дискретной математике», 2008, Т. 11.

19. Волгин Л.И. Синтез и схемотехника аналоговых электронных средств в элементном базисе усилителей и повторителей тока: монография / Л.И. Волгин, А.И. Зарукин; под общ. ред. Л.И. Волгина; УлГТУ. - Ульяновск: УлГТУ, 2005. - 200 с.: ил.

20. Бурделев А.В., Никонов В.Г. О построении аналитического задания k-значной пороговой функции. «Computational nanotechnology», 2015, вып. 2.

21. Прокопенко Н.Н., Чернов Н.И., Югай В.Я., Бутырлагин Н.В. Линейный синтез k-значной цифровой элементной базы с токовыми логическими сигналами: принцип обобщения // Проблемы разработки перспективных микро- и наноэлектронных систем - 2016. Сборник трудов / под общ. ред. академика РАН А.Л. Стемпковского. М.: ИППМ РАН, 2016. Часть I. С. 70-77.

22. Чернов Н.И. Основы теории логического синтеза цифровых структур над полем вещественных чисел // Монография. - Таганрог: ТРТУ, 2001. - 147 с.

23. Чернов Н.И. Линейный синтез цифровых структур АСОИУ // Учебное пособие Таганрог. - ТРТУ, 2004 г., 118 с.

Токовый элемент ограничения многозначной выходной логической переменной, содержащий первый (1) источник входного логического тока, соответствующий первой многозначной логической переменной "х", который включен между первой (2) шиной источника питания и токовым входом (3) устройства, второй (4) источник входного логического тока, соответствующий первой многозначной логической переменной "х", третий (5) источник входного логического тока, соответствующий второй логической переменной "х", устанавливающей уровень ограничения выходного тока устройства, который включен между токовым входом (3) устройства и второй (6) шиной источника питания, первый (7) токовый выход устройства, первый (8) и второй (9) входные транзисторы разного типа проводимости, эмиттеры которых объединены и подключены к токовому входу (3) устройства, причем коллектор первого (8) входного транзистора согласован с первой (2) шиной источника питания, а коллектор второго (9) входного транзистора подключен ко второй (6) шине источника питания, источник вспомогательного напряжения (10), связанный с базами первого (8) и второго (9) входных транзисторов, отличающийся тем, что в схему введены первый (11), второй (12), третий (13) и четвертый (14) дополнительные транзисторы, причем второй (4) источник входного логического тока включен между объединенными эмиттерами первого (11) и второго (12) дополнительных транзисторов и второй (6) шиной источника питания, первый (15) дополнительный источник входного логического тока, соответствующий второй логической переменной "х", устанавливающей уровень ограничения выходного тока устройства, включен между объединенными эмиттерами третьего (13) и четвертого (14) дополнительных транзисторов и второй (6) шиной источника питания, коллекторы второго (12) и третьего (13) дополнительных транзисторов объединены и связаны с первым (7) токовым выходом устройства, коллекторы первого (11) и четвертого (14) дополнительных транзисторов объединены и подключены ко второму (16) дополнительному токовому выходу устройства, базы первого (11) и третьего (13) дополнительных транзисторов объединены и подключены к токовому входу (3) устройства, базы второго (12) и четвертого (14) дополнительных транзисторов объединены и подключены к источнику вспомогательного напряжения (10).
ТОКОВЫЙ ЭЛЕМЕНТ ОГРАНИЧЕНИЯ МНОГОЗНАЧНОЙ ВЫХОДНОЙ ЛОГИЧЕСКОЙ ПЕРЕМЕННОЙ
ТОКОВЫЙ ЭЛЕМЕНТ ОГРАНИЧЕНИЯ МНОГОЗНАЧНОЙ ВЫХОДНОЙ ЛОГИЧЕСКОЙ ПЕРЕМЕННОЙ
ТОКОВЫЙ ЭЛЕМЕНТ ОГРАНИЧЕНИЯ МНОГОЗНАЧНОЙ ВЫХОДНОЙ ЛОГИЧЕСКОЙ ПЕРЕМЕННОЙ
ТОКОВЫЙ ЭЛЕМЕНТ ОГРАНИЧЕНИЯ МНОГОЗНАЧНОЙ ВЫХОДНОЙ ЛОГИЧЕСКОЙ ПЕРЕМЕННОЙ
ТОКОВЫЙ ЭЛЕМЕНТ ОГРАНИЧЕНИЯ МНОГОЗНАЧНОЙ ВЫХОДНОЙ ЛОГИЧЕСКОЙ ПЕРЕМЕННОЙ
Источник поступления информации: Роспатент

Showing 141-150 of 358 items.
20.11.2015
№216.013.8fa0

Прецизионный операционный усилитель на основе радиационно стойкого биполярно-полевого технологического процесса

Изобретение относится к области радиотехники и может быть использовано в качестве прецизионного устройства усиления сигналов различных сенсоров. Технический результат заключается в уменьшении напряжения смещения нуля для повышения прецизионности операционного усилителя. Технический результат...
Тип: Изобретение
Номер охранного документа: 0002568384
Дата охранного документа: 20.11.2015
20.11.2015
№216.013.8fa1

K-значный логический элемент "максимум"

Изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в цифровых вычислительных структурах, системах автоматического управления, передачи и обработки цифровой информации. Техническим результатом является повышение быстродействия устройств...
Тип: Изобретение
Номер охранного документа: 0002568385
Дата охранного документа: 20.11.2015
20.11.2015
№216.013.912c

Каскодный усилитель с расширенным диапазоном рабочих частот

Изобретение относится к области усилителей аналоговых сигналов. Техническим результатом является повышение значения верхней граничной частоты без ухудшения коэффициента усиления по напряжению в диапазоне средних частот. Каскодный усилитель содержит первый и второй входные транзисторы, первый...
Тип: Изобретение
Номер охранного документа: 0002568780
Дата охранного документа: 20.11.2015
20.12.2015
№216.013.9b40

Каскодный усилитель с расширенным частотным диапазоном

Изобретение относится к области радиотехники и связи. Технический результат заключается в расширении диапазона рабочих частот каскодного усилителя без ухудшения коэффициента усиления по напряжению. Устройство содержит входной преобразователь «напряжение-ток», токовый выход которого соединен с...
Тип: Изобретение
Номер охранного документа: 0002571369
Дата охранного документа: 20.12.2015
20.12.2015
№216.013.9b5e

Дифференциальный усилитель на основе радиационно-стойкого биполярно-полевого технологического процесса для работы при низких температурах

Изобретение относится к измерительной технике и может быть использовано в качестве устройства усиления сигналов различных датчиков, в условиях воздействия низких температур и радиации. Технический результат заключается в обеспечении радиационно-стойкого низкотемпературного дифференциального...
Тип: Изобретение
Номер охранного документа: 0002571399
Дата охранного документа: 20.12.2015
20.12.2015
№216.013.9b5f

Каскодный усилитель с расширенным частотным диапазоном

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, широкополосных и избирательных усилителях ВЧ и СВЧ диапазонов, реализуемых по...
Тип: Изобретение
Номер охранного документа: 0002571400
Дата охранного документа: 20.12.2015
20.12.2015
№216.013.9b61

Свч избирательный усилитель на основе планарной индуктивности с низкой добротностью

Изобретение относится к области радиотехники и связи и может использоваться в микросхемах СВЧ-фильтрации радиосигналов систем сотовой связи, спутникового телевидения, радиолокации и т.п. Техническим результатом является повышение добротности резонансной амплитудно-частотной характеристики...
Тип: Изобретение
Номер охранного документа: 0002571402
Дата охранного документа: 20.12.2015
20.12.2015
№216.013.9c08

Прецизионный операционный усилитель для радиационно-стойкого биполярно-полевого технологического процесса

Изобретение относится к области радиотехники и связи и может быть использовано также в измерительной технике в качестве прецизионного устройства усиления сигналов различных сенсоров. Технический результат: создание радиационно-стойкого симметричного (по входным цепям) операционного усилителя...
Тип: Изобретение
Номер охранного документа: 0002571569
Дата охранного документа: 20.12.2015
20.12.2015
№216.013.9c11

Входной каскад мультидифференциального операционного усилителя для радиационно-стойкого биполярно-полевого технологического процесса

Изобретение относится к области электроники и измерительной техники и может быть использовано в качестве устройства усиления сигналов различных датчиков, например, в мульдифференциальных операционных усилителях (МОУ), в структуре аналоговых микросхем различного функционального назначения,...
Тип: Изобретение
Номер охранного документа: 0002571578
Дата охранного документа: 20.12.2015
20.12.2015
№216.013.9c12

Прецизионный операционный усилитель для радиационно-стойкого биполярно-полевого техпроцесса

Изобретение относится к области радиотехники. Технический результат заключается в повышении коэффициента ослабления входного синфазного сигнала. Прецизионный операционный усилитель содержит: входной параллельно-балансный каскад, первый и второй противофазные токовые выходы которого соединены с...
Тип: Изобретение
Номер охранного документа: 0002571579
Дата охранного документа: 20.12.2015
Showing 141-150 of 240 items.
03.07.2018
№218.016.6a14

Быстродействующий дифференциальный операционный усилитель

Изобретение относится к области радиотехники и аналоговой микроэлектроники и может быть использовано в различных быстродействующих интерфейсах, устройствах преобразования сигналов. Технический результат: повышение на 1-2 порядка максимальной скорости нарастания выходного напряжения при работе...
Тип: Изобретение
Номер охранного документа: 0002659476
Дата охранного документа: 02.07.2018
11.10.2018
№218.016.8ff1

Быстродействующий операционный усилитель с дифференцирующей цепью коррекции

Изобретение относится к области радиотехники и аналоговой микроэлектроники и может быть использовано в различных аналоговых и аналого-цифровых интерфейсах для обработки сигналов датчиков. Технический результат заключается в повышении максимальной скорости нарастания выходного напряжения и...
Тип: Изобретение
Номер охранного документа: 0002669075
Дата охранного документа: 08.10.2018
11.10.2018
№218.016.90b6

Входной каскад быстродействующего операционного усилителя

Изобретение относится к области радиотехники и электроники. Технический результат повышение быстродействия операционного усилителя. Входной каскад быстродействующего операционного усилителя, содержит: первый (1) и второй (2) входные транзисторы, первый (3) резистор местной отрицательной...
Тип: Изобретение
Номер охранного документа: 0002668983
Дата охранного документа: 05.10.2018
11.10.2018
№218.016.90c3

Быстродействующий буферный усилитель

Изобретение относится к области радиотехники и связи и может быть использовано в качестве выходного каскада для усиления быстроизменяющихся аналоговых сигналов по мощности (буферного усилителя) в структуре аналоговых микросхем различного функционального назначения, например операционных...
Тип: Изобретение
Номер охранного документа: 0002668985
Дата охранного документа: 05.10.2018
11.10.2018
№218.016.90ca

Быстродействующий дифференциальный операционный усилитель для работы при низких температурах

Изобретение относится к области аналоговой микроэлектроники и может быть использовано в аналоговых интерфейсах и устройствах преобразования сигналов, в том числе работающих в диапазоне низких температур. Техническим результатом является повышение максимальной скорости нарастания выходного...
Тип: Изобретение
Номер охранного документа: 0002668968
Дата охранного документа: 05.10.2018
11.10.2018
№218.016.90e8

Выходной каскад bijfet операционного усилителя

Изобретение относится к области аналоговой микросхемотехники и может быть использовано в качестве биполярно-полевых (BiJFet) буферных усилителей. Техническим результатом является обеспечение двухтактного преобразования входного напряжения при высокой линейности проходной характеристики, малом...
Тип: Изобретение
Номер охранного документа: 0002668981
Дата охранного документа: 05.10.2018
27.10.2018
№218.016.9776

Биполярно-полевой буферный усилитель для работы при низких температурах

Изобретение относится к области аналоговой микроэлектроники. Технический результат заключается в повышении стабильности статического режима и низком уровне шумов при работе устройства в диапазоне низких температур с высокой линейностью амплитудной характеристики. Биполярно-полевой буферный...
Тип: Изобретение
Номер охранного документа: 0002670777
Дата охранного документа: 25.10.2018
23.11.2018
№218.016.a066

Буферный усилитель с дифференцирующей цепью коррекции переходного процесса

Изобретение относится к буферным усилителям с дифференцирующей цепью коррекции переходного процесса. Технический результат заключается в повышении максимальной скорости нарастания выходного напряжения и уменьшении времени установления переходного процесса в БУ. В усилитель введены первый и...
Тип: Изобретение
Номер охранного документа: 0002673003
Дата охранного документа: 21.11.2018
14.12.2018
№218.016.a6e8

Быстродействующий буферный усилитель

Изобретение относится к области радиотехники. Технический результат - повышение максимальной скорости нарастания выходного напряжения и уменьшение времени установления переходного процесса в буферном усилителе (БУ) при больших импульсных входных сигналах. Для этого предложен быстродействующий...
Тип: Изобретение
Номер охранного документа: 0002674885
Дата охранного документа: 13.12.2018
26.12.2018
№218.016.ab0f

Быстродействующий операционный усилитель

Изобретение относится к области радиотехники. Технический результат: повышение скорости нарастания выходного напряжения и уменьшение времени установления переходного процесса. Для этого предложен операционный усилитель, который содержит четыре входных транзистора, первый двухполюсник,...
Тип: Изобретение
Номер охранного документа: 0002676014
Дата охранного документа: 25.12.2018
+ добавить свой РИД