×
25.08.2017
217.015.d0d0

Результат интеллектуальной деятельности: ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ

Вид РИД

Изобретение

Аннотация: Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления широкополосных сигналов. Технический результат: повышение коэффициента усиления по напряжению (К) при сохранении высокой температурной и радиационной стабильности напряжения смещения нуля. Двухкаскадный дифференциальный операционный усилитель с повышенным коэффициентом усиления содержит входной дифференциальный каскад, первый выходной транзистор, коллектор которого связан со входом токового зеркала, источник питания, второй выходной транзистор, первый вспомогательный транзистор, второй вспомогательный транзистор, третий вспомогательный транзистор, первый дополнительный повторитель напряжения, четвертый вспомогательный транзистор и второй дополнительный повторитель напряжения. 11 ил.

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления широкополосных сигналов.

В современной радиоэлектронной аппаратуре находят применение дифференциальные операционные усилители (ОУ) и трансимпедансные преобразователи, выполненные на базе входного дифференциального каскада (ДК) с активной нагрузкой в виде классических токовых зеркал [1-8], в т.ч. так называемых токовых зеркал Вильсона [9-12]. ОУ с такой архитектурой, в т.ч. с входными полевыми транзисторами, широко применяются в составе микросхем, выпускаемых как отечественными, так и зарубежными фирмами (СА3078, LM13600, LM13700, NE5517, AU5517) [9-12]. В них токовые зеркала обеспечивают высокую стабильность статического режима выходных транзисторов промежуточного каскада (ПК) ОУ, обеспечивающего основное усиление, и фактически преобразуют изменения выходных токов входного ДК в соответствующие приращения выходного тока ПК. Однако в схемах ОУ с данной архитектурой общий коэффициент усиления по напряжению (Kу) получается небольшим. Это связано с тем, что входное сопротивление классических токовых зеркал, на котором выделяются выходные напряжения входного ДК, не велико (десятки Ом) и, как следствие, входной каскад работает только в режиме преобразователя «напряжение-ток» и имеет малый коэффициент усиления по напряжению (KДК<1).

Ближайшим прототипом заявляемого устройства является операционный усилитель по патенту US 3.921.090, fig. 1. Кроме этого, данная архитектура ОУ приведена в других патентах [1-8] и справочниках [9-12].

ОУ-прототип содержит (фиг. 1) входной дифференциальный каскад 1, согласованный по общей эмиттерной цепи 2 с первой 3 шиной источника питания, первый 4 и второй 5 противофазные токовые выходы входного дифференциального каскада 1, первый 6 выходной транзистор, коллектор которого связан со входом токового зеркала 7, согласованного с первой 3 шиной источника питания, второй 8 выходной транзистор, коллектор которого подключен к выходу токового зеркала 7 и токовому выходу устройства 9, первый 10 вспомогательный транзистор, коллектор которого подключен к первому 4 токовому выходу входного дифференциального каскада 1, эмиттер соединен со второй 11 шиной источника питания, а база связана с базой второго 12 вспомогательного транзистора, эмиттер которого соединен со второй 11 шиной источника питания, третий 13 вспомогательный транзистор, коллектор которого подключен ко второму 5 токовому выходу входного дифференциального каскада 1, эмиттер соединен со второй 11 шиной источника питания, а база связана с базой четвертого 14 вспомогательного транзистора, эмиттер которого соединен со второй 11 шиной источника питания.

Существенный недостаток известного ОУ состоит в том, что в нем невозможно получить повышенный коэффициент усиления по напряжению, т.к. его входной каскад не дает усиления по напряжению.

Основная задача предлагаемого изобретения состоит в повышении коэффициента усиления по напряжению (Ку) двухкаскадного разомкнутого ОУ при сохранении высокой температурной и радиационной стабильности напряжения смещения нуля.

Поставленная задача достигается тем, что в дифференциальном операционном усилителе (фиг. 1), содержащем входной дифференциальный каскад 1, согласованный по общей эмиттерной цепи 2 с первой 3 шиной источника питания, первый 4 и второй 5 противофазные токовые выходы входного дифференциального каскада 1, первый 6 выходной транзистор, коллектор которого связан со входом токового зеркала 7, согласованного с первой 3 шиной источника питания, второй 8 выходной транзистор, коллектор которого подключен к выходу токового зеркала 7 и токовому выходу устройства 9, первый 10 вспомогательный транзистор, коллектор которого подключен к первому 4 токовому выходу входного дифференциального каскада 1, эмиттер соединен со второй 11 шиной источника питания, а база связана с базой второго 12 вспомогательного транзистора, эмиттер которого соединен со второй 11 шиной источника питания, третий 13 вспомогательный транзистор, коллектор которого подключен ко второму 5 токовому выходу входного дифференциального каскада 1, эмиттер соединен со второй 11 шиной источника питания, а база связана с базой четвертого 14 вспомогательного транзистора, эмиттер которого соединен со второй 11 шиной источника питания, предусмотрены новые элементы и связи - первый 4 токовый выход входного дифференциального каскада 1 связан с базой первого 10 вспомогательного, а также базами первого 6 выходного и второго 12 вспомогательного транзисторов через первый 15 дополнительный повторитель напряжения, второй 5 токовый выход входного дифференциального каскада 1 связан с базой третьего 13 вспомогательного, а также базами второго 8 выходного и четвертого 14 вспомогательного транзисторов через второй 16 дополнительный повторитель напряжения, коллектор четвертого 14 вспомогательного транзистора соединен с первым 4 токовым выходом входного дифференциального каскада 1, коллектор второго 12 вспомогательного транзистора подключен ко второму 5 токовому выходу входного дифференциального каскада 1, причем эмиттеры первого 6 и второго 8 выходных транзисторов соединены со второй 11 шиной источника питания.

На фиг. 1 показана схема ОУ-прототипа для случая, когда токовые зеркала Вильсона, являющиеся нагрузкой входного ДК1, реализованы на n-p-n-транзисторах 6, 10, 12 и 8, 13, 14, а на чертеже фиг. 2 - схема заявляемого устройства в соответствии с формулой изобретения.

На фиг. 3 приведена схема фиг.2 с конкретным выполнением первого 15 и второго 16 дополнительных повторителей напряжения.

В схеме фиг. 4 первый 6 выходной транзистор, первый 10 и второй 12 вспомогательные транзисторы, второй 8 выходной транзистор, третий 13 и четвертый 14 вспомогательные транзисторы выполнены в виде активных элементов с несколькими коллекторами и объединены в единую интегральную структуру. Для расширения вариантов установления статического режима транзисторов здесь могут использоваться вспомогательные источники опорного тока 26 и 27. Кроме этого, в данной схеме предусмотрен классический буферный усилитель 28, обеспечивающий низкоомный выход устройства 29.

В схеме фиг. 5 входной дифференциальный каскад 1 имеет 4 входа, что позволяет реализовать на базе данной структуры так называемый мультидифференциальный операционный усилитель, имеющий ряд неоспоримых преимуществ в сравнении с классическими ОУ [13].

На фиг. 6 приведена схема ОУ фиг. 4 в среде PSpice на моделях интегральных транзисторов АБМК_1_4 ОАО «Интеграл» (г. Минск).

На фиг. 7 показана амплитудно-частотная характеристика коэффициента усиления по напряжению ОУ фиг. 6 без отрицательной обратной связи (верхний график) и с отрицательной обратной связью (нижний график).

На фиг. 8 приведена зависимость систематической составляющей напряжения смещения нуля (Uсм) ОУ фиг. 6 от температуры в диапазоне минус 60÷+80°С (а) и потока нейтронов (б) для случая, когда транзисторы ОУ не имеют разброса параметров, а токовое зеркало 7 и буферный усилитель 28 идеальны. Это позволяет оценить предельные возможности архитектуры предлагаемого устройства, к которым можно стремиться.

На фиг. 9 приведена схема ОУ фиг. 5 в среде PSpice на моделях интегральных транзисторов АБМК_1_4 ОАО «Интеграл» (г. Минск).

На фиг. 10 показана амплитудно-частотная характеристика коэффициента усиления по напряжению ОУ фиг. 9 без отрицательной обратной связи и со 100% отрицательной обратной связью.

На фиг. 11 приведена зависимость систематической составляющей напряжения смещения нуля (Uсм) схемы фиг.9 от температуры (а) и потока нейтронов (б) без учета разброса параметров элементов, а также идеальном токовом зеркале 7 и буферном усилителе 28.

Двухкаскадный дифференциальный операционный усилитель с повышенным коэффициентом усиления (фиг. 2) содержит входной дифференциальный каскад 1, согласованный по общей эмиттерной цепи 2 с первой 3 шиной источника питания, первый 4 и второй 5 противофазные токовые выходы входного дифференциального каскада 1, первый 6 выходной транзистор, коллектор которого связан со входом токового зеркала 7, согласованного с первой 3 шиной источника питания, второй 8 выходной транзистор, коллектор которого подключен к выходу токового зеркала 7 и токовому выходу устройства 9, первый 10 вспомогательный транзистор, коллектор которого подключен к первому 4 токовому выходу входного дифференциального каскада 1, эмиттер соединен со второй 11 шиной источника питания, а база связана с базой второго 12 вспомогательного транзистора, эмиттер которого соединен со второй 11 шиной источника питания, третий 13 вспомогательный транзистор, коллектор которого подключен ко второму 5 токовому выходу входного дифференциального каскада 1, эмиттер соединен со второй 11 шиной источника питания, а база связана с базой четвертого 14 вспомогательного транзистора, эмиттер которого соединен со второй 11 шиной источника питания. В схему введены: первый 4 токовый выход входного дифференциального каскада 1 связан с базой первого 10 вспомогательного, а также базами первого 6 выходного и второго 12 вспомогательного транзисторов через первый 15 дополнительный повторитель напряжения, второй 5 токовый выход входного дифференциального каскада 1 связан с базой третьего 13 вспомогательного, а также базами второго 8 выходного и четвертого 14 вспомогательного транзисторов через второй 16 дополнительный повторитель напряжения, коллектор четвертого 14 вспомогательного транзистора соединен с первым 4 токовым выходом входного дифференциального каскада 1, коллектор второго 12 вспомогательного транзистора подключен ко второму 5 токовому выходу входного дифференциального каскада 1, причем эмиттеры первого 6 и второго 8 выходных транзисторов соединены со второй 11 шиной источника питания.

Кроме этого, в схеме фиг. 2 входной дифференциальный каскад 1 имеет противофазные входы 17 и 18, причем его схема включает входные полевые транзисторы 19, 20, статический режим которых устанавливается источником опорного тока 21.

В схеме фиг. 3 первый 15 и второй 16 дополнительные повторители напряжения выполнены соответственно на транзисторе 22 и резисторе 23, а также транзисторе 24 и резисторе 25.

На фиг. 4, который соответствует фиг. 3, используются вспомогательные источники опорного тока 26 и 27, а также выходной буферный усилитель 28, вход которого соединен с токовым выходом устройства 9, а выход 29 обеспечивает низкоомный потенциальный выход устройства.

В схеме фиг. 5, которая соответствует схеме фиг. 2, входной дифференциальный каскад 1 реализован на дополнительных входных транзисторах 30, 31, 32, 33, причем база дополнительного транзистора 30 соединена с первым неинвертирующим входом 34 ОУ, затвор дополнительного транзистора 31 подключен к инвертирующему входу 35 ОУ, база транзистора 32 соединена с инвертирующим входом 36 ОУ, а затвор транзистора 33 связан с четвертым неинвертирующим входом устройства.

Для уменьшения влияния напряжения Эрли первого 6 и второго 8 выходных транзисторов на напряжение смещения нуля ОУ в схеме фиг. 5 предусмотрена цепь смещения 38, реализуемая в виде источника опорного напряжения, вспомогательного резистора и т.п.

Рассмотрим работу ОУ фиг. 2.

Статический режим по току транзисторов ОУ фиг. 2 устанавливается источником опорного тока 21, входящим в структуру входного дифференциального каскада 1. При этом токи коллекторов транзисторов схемы (Iкi), токи первого 4 и второго 5 выходов ДК принимают значения: I21=4I0, I4=2I0, Iк10=Iк14=I0, I5=2I0, Iк12=I0, Iк13=I0, Iк6=I0, Iк8=I0, где I4=I5 - статические токи первого 4 и второго 5 выходов входного дифференциального каскада 1.

Если принять I20=4I0, то коллекторные токи всех транзисторов схемы будут равны некоторому опорному току I0, который выбирается разработчиком, например I0=1 мА.

Таким образом, в заявляемой схеме, также как и в ОУ-прототипе, обеспечивается высокая стабильность статического режима транзисторов промежуточного каскада (первый 6 и второй 8 выходные транзисторы), которая определяется единственным в схеме ОУ источником опорного тока 21.

За счет применения в схеме фиг. 2 первого 15 и второго 16 дополнительных повторителей напряжения и цепей взаимной компенсации эквивалентных сопротивлений (Ri4, Ri5) в цепи токовых выходов 4 и 5 входного ДК, которая обеспечивается четвертым 14 и вторым 12 вспомогательными транзисторами, эквивалентные сопротивления в цепи токовых выходов 4 (Ri4) и 5 (Ri5) существенно возрастают. Это приводит к существенному увеличению коэффициентов усиления по напряжению входного дифференциального каскада 1

где u4-5 - напряжение между первым 4 и вторым 5 токовыми выходами;

uвх - входное напряжение ОУ (напряжение между узлами 17, 18);

SДК - крутизна преобразования входного напряжения ДК (uвх) в приращения выходных токов первого 4 и второго 5 токовых выходов ДК в режиме их короткого замыкания.

В ОУ-прототипе этот коэффициент усиления (KДК) не превышает единицы, т.к. здесь Ri4≈Ri5=25÷50 Ом, а крутизна SДК в схемах с полевыми транзисторами всегда мала.

Результаты компьютерного моделирования (фиг. 7, фиг. 10) показывают, что предлагаемая схема ОУ имеет усиление по напряжению порядка 100 дБ (100000 раз) без введения каких-либо дополнительных каскадов усиления. Это повышает общее усиление разомкнутого ОУ.

При 100% отрицательной обратной связи на вход 36 и введении входного сигнала на вход 35 схемы фиг. 5 ОУ фиг. 5 является инвертирующим повторителем входного напряжения с Kу≈-1. Следует заметить, что на базе известного ОУ-прототипа такой режим без резисторов отрицательной обратной связи не реализуется [13].

Предлагаемые схемотехнические решения ОУ имеют малые значения систематической составляющей напряжения смещения нуля (Uсм) при температурных и радиационных воздействиях (фиг. 8, фиг. 9). Это свидетельствует о высокой стабильности статического режима транзисторов схемы ОУ.

Таким образом, предлагаемое двухкаскадное устройство имеет существенные преимущества в сравнении с известными, обеспечивает разомкнутое усиление по напряжению порядка Kу≈100000 и может найти широкое применение в системах преобразования радиотехнических сигналов.

ИСТОЧНИКИ ИНФОРМАЦИИ

1. Патент US 5.371.476, fig. 1.

2. Патент US 4.348.602, fig. 2.

3. Патент US 6.657.465.

4. Патент US 7.786.799, fig. 3.

5. Патент Японии JP 61-140210, fig. 1.

6. Патент US 7.411.451, fig. 2.

7. Патент US 4.607.232.

8. Патент US 5.936.468.

9. Справочник: операционные усилители и компараторы (Авербух В.Д. и др.). - М.: Изд-во «Додэка-ХХ1», 2001, С. 106 (микросхема СА3078).

10. Микросхема LM13600

http://www.komponenten.es.aau.dk/fileadmin/komponenten/Data_Sheet/Linear/LM13600.pdf

11. Микросхема LM13700 http://pdf1.alldatasheet.com/datasheet-pdf/view/549473/TI1/LM13700MX.html

12. Микросхема NF5517 http://pdf1.alldatasheet.com/datasheet-pdf/view/175236/ONSEMI/NE5517.html

13. Основные свойства, параметры и базовые схемы включения мультидифференциальных операционных усилителей с высокоимпедансным узлом / Н.Н. Прокопенко, О.В. Дворников, П.С. Будяков // Электронная техника. Серия 2. Полупроводниковые приборы. Выпуск 2 (233), Москва, ОАО «Пульсар», 2014 г. С. 53-64.

Двухкаскадный дифференциальный операционный усилитель с повышенным коэффициентом усиления, содержащий входной дифференциальный каскад, согласованный по общей эмиттерной цепи с первой шиной источника питания, первый и второй противофазные токовые выходы входного дифференциального каскада, первый выходной транзистор, коллектор которого связан со входом токового зеркала, согласованного с первой шиной источника питания, второй выходной транзистор, коллектор которого подключен к выходу токового зеркала и токовому выходу устройства, первый вспомогательный транзистор, коллектор которого подключен к первому токовому выходу входного дифференциального каскада, эмиттер соединен со второй шиной источника питания, а база связана с базой второго вспомогательного транзистора, эмиттер которого соединен со второй шиной источника питания, третий вспомогательный транзистор, коллектор которого подключен ко второму токовому выходу входного дифференциального каскада, эмиттер соединен со второй шиной источника питания, а база связана с базой четвертого вспомогательного транзистора, эмиттер которого соединен со второй шиной источника питания, отличающийся тем, что первый токовый выход входного дифференциального каскада связан с базой первого вспомогательного транзистора, а также базами первого выходного и второго вспомогательного транзисторов через первый дополнительный повторитель напряжения, второй токовый выход входного дифференциального каскада связан с базой третьего вспомогательного транзистора, а также с базами второго выходного и четвертого вспомогательного транзисторов через второй дополнительный повторитель напряжения, коллектор четвертого вспомогательного транзистора соединен с первым токовым выходом входного дифференциального каскада, коллектор второго вспомогательного транзистора подключен ко второму токовому выходу входного дифференциального каскада, причем эмиттеры первого и второго выходных транзисторов соединены со второй шиной источника питания.
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
Источник поступления информации: Роспатент

Showing 41-50 of 359 items.
27.07.2013
№216.012.5b23

Избирательный усилитель

Изобретение относится к области радиотехники и связи. Технический результат заключается в повышение добротности АЧХ усилителя и его коэффициента усиления по напряжению (К) на частоте квазирезонанса (f). Избирательный усилитель содержит первый входной транзистор, база которого соединена с...
Тип: Изобретение
Номер охранного документа: 0002488952
Дата охранного документа: 27.07.2013
27.07.2013
№216.012.5b24

Избирательный усилитель

Предлагаемое изобретение относится к области радиотехники и связи и может использоваться в устройствах фильтрации радиосигналов, телевидении, радиолокации и т.п. Технический результат заключается в повышении добротности АЧХ ИУ и его коэффициента усиления по напряжению (Ко) на частоте...
Тип: Изобретение
Номер охранного документа: 0002488953
Дата охранного документа: 27.07.2013
27.07.2013
№216.012.5b25

Дифференциальный усилитель с нулевым уровнем выходных статических напряжений

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления широкополосных сигналов, в структуре аналоговых микросхем различного функционального назначения (видеоусилителей, операционных усилителей, непрерывных стабилизаторов напряжения,...
Тип: Изобретение
Номер охранного документа: 0002488954
Дата охранного документа: 27.07.2013
27.07.2013
№216.012.5b26

Избирательный усилитель на основе неинвертирующего усилителя тока

Изобретение относится к области радиотехники и связи и может использоваться в устройствах фильтрации радиосигналов, телевидении, радиолокации. Технический результат заключается в повышении добротности АЧХ ИУ и его коэффициента усиления по напряжению (K) на частоте квазирезонанса f. Технический...
Тип: Изобретение
Номер охранного документа: 0002488955
Дата охранного документа: 27.07.2013
27.07.2013
№216.012.5b2a

Преобразователь входного напряжения в длительность импульсов

Изобретение относится к информационно-измерительной технике, в частности к преобразователям напряжения в длительность импульсов. Технический результат - повышение точности преобразования входного напряжения интегрального преобразователя (ИП) в длительность импульсов. Он достигается тем, что...
Тип: Изобретение
Номер охранного документа: 0002488959
Дата охранного документа: 27.07.2013
20.08.2013
№216.012.623f

Избирательный усилитель для прецизионного аналого-цифрового интерфейса

Изобретение относится к области радиотехники и связи и может использоваться в качестве устройства усиления аналоговых сигналов датчиков различного функционального назначения. Технический результат заключается в повышении амплитудной характеристики выходных сигналов и получении максимально...
Тип: Изобретение
Номер охранного документа: 0002490783
Дата охранного документа: 20.08.2013
10.01.2014
№216.012.95ea

Аналоговый смеситель сигналов

Изобретение относится к области радиотехники и связи. Техническим результатом является обеспечение работоспособности смесителя сигналов при однофазном управлении по каналу «Y». Аналоговый смеситель сигналов содержит противофазные входы с источниками сигналов канала «X», первый, второй, третий и...
Тип: Изобретение
Номер охранного документа: 0002504072
Дата охранного документа: 10.01.2014
10.01.2014
№216.012.95eb

Избирательный усилитель с парафазным выходом

Изобретение относится к области радиотехники и связи и может использоваться в устройствах фильтрации радиосигналов, телевидении, радиолокации и т.п. Техническим результатом является уменьшение общего энергопотребления за счет повышения добротности АЧХ усилителя и его коэффициента усиления по...
Тип: Изобретение
Номер охранного документа: 0002504073
Дата охранного документа: 10.01.2014
10.01.2014
№216.012.95ec

Одноразрядный полный сумматор с многозначным внутренним представлением сигналов

Изобретение относится к области вычислительной техники, автоматики и может использоваться в различных цифровых структурах и системах автоматического управления, передачи информации. Технический результат: создание устройства, в котором внутреннее преобразование информации производится в...
Тип: Изобретение
Номер охранного документа: 0002504074
Дата охранного документа: 10.01.2014
20.01.2014
№216.012.991d

Входной каскад быстродействующего операционного усилителя

Изобретение относится к области радиотехники и связи. Техническим результатом является расширение диапазона активной работы входного каскада ОУ для дифференциального сигнала за счет новых элементов связи. Входной каскад быстродействующего операционного усилителя содержит первый (1) и второй (2)...
Тип: Изобретение
Номер охранного документа: 0002504896
Дата охранного документа: 20.01.2014
Showing 41-50 of 241 items.
10.04.2015
№216.013.3d81

Логический элемент нестрогого сравнения на неравенство двух многозначных переменных

Изобретение относится к области вычислительной техники, автоматики, связи. Техническим результатом является повышение быстродействия. Устройство содержит: первый (1) и второй (2) токовые входы устройства, токовый выход (3) устройства, первый (4) и второй (5) выходные транзисторы с объединенными...
Тип: Изобретение
Номер охранного документа: 0002547233
Дата охранного документа: 10.04.2015
20.04.2015
№216.013.44ec

Логический элемент сравнения на равенство двух многозначных переменных

Предполагаемое изобретение относится к области цифровой вычислительной техники, автоматики, связи и может использоваться в различных цифровых структурах и системах автоматического управления и передачи цифровой информации. Технический результат заключается в создании логического элемента...
Тип: Изобретение
Номер охранного документа: 0002549142
Дата охранного документа: 20.04.2015
20.04.2015
№216.013.44ee

К-значный логический элемент "максимум"

Изобретение относится к области вычислительной техники. Техническим результатом является создание логического элемента, обеспечивающего реализацию функции «максимум» двух многозначных переменных, в котором внутреннее преобразование информации производится в многозначной токовой форме сигналов....
Тип: Изобретение
Номер охранного документа: 0002549144
Дата охранного документа: 20.04.2015
10.06.2015
№216.013.542d

K-значный логический элемент "минимум"

Предлагаемое изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в цифровых вычислительных структурах, системах автоматического управления, передачи и обработки цифровой информации. Технический результат - обеспечение реализации функции «минимум»...
Тип: Изобретение
Номер охранного документа: 0002553070
Дата охранного документа: 10.06.2015
10.06.2015
№216.013.542e

Многозначный логический элемент обратного циклического сдвига

Изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в специализированных цифровых структурах, системах автоматического управления, устройствах передачи и обработки цифровой информации. Техническим результатом является создание логического элемента,...
Тип: Изобретение
Номер охранного документа: 0002553071
Дата охранного документа: 10.06.2015
27.06.2015
№216.013.59e8

Многозначный логический элемент обратного циклического сдвига

Изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в цифровых вычислительных структурах, системах автоматического управления, передачи и обработки цифровой информации. Техническим результатом является создание логического элемента, обеспечивающего...
Тип: Изобретение
Номер охранного документа: 0002554557
Дата охранного документа: 27.06.2015
10.08.2015
№216.013.6df3

Дешифратор 2 на 4

Изобретение относится к дешифраторам. Технический результат заключается в повышении быстродействия устройств преобразования информации с использованием заявляемого дешифратора. Первый логический вход устройства связан со входом третьего токового зеркала, второй логический вход устройства...
Тип: Изобретение
Номер охранного документа: 0002559705
Дата охранного документа: 10.08.2015
27.10.2015
№216.013.8a17

Избирательный усилитель на основе планарной индуктивности с низкой добротностью

Изобретение относится к микросхемам СВЧ-фильтрации радиосигналов систем сотовой связи, спутникового телевидения, радиолокации. Технический результат заключается в повышении добротности резонансной амплитудно-частотной характеристики избирательного усилителя при использовании низкодобротных...
Тип: Изобретение
Номер охранного документа: 0002566954
Дата охранного документа: 27.10.2015
27.10.2015
№216.013.8a1d

Избирательный усилитель с высоким асимптотическим затуханием в диапазоне дорезонансных частот

Изобретение относится к вычислительной технике. Технический результат заключается в расширении допустимого диапазона частот квазирезонанса f, зависящего от численных значений сопротивления первого частотозадающего резистора. Избирательный усилитель с высоким асимптотическим затуханием в...
Тип: Изобретение
Номер охранного документа: 0002566960
Дата охранного документа: 27.10.2015
27.10.2015
№216.013.8a20

Дифференциальный входной каскад быстродействующего операционного усилителя для кмоп-техпроцессов

Изобретение относится к схемам входных каскадов на КМОП-транзисторах. Технический результат: расширение диапазона активной работы дифференциального входного каскада. Исток первого входного транзистора соединен со стоком четвертого входного полевого транзистора через первый дополнительный...
Тип: Изобретение
Номер охранного документа: 0002566963
Дата охранного документа: 27.10.2015
+ добавить свой РИД