×
20.04.2015
216.013.44fc

Результат интеллектуальной деятельности: ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ

Вид РИД

Изобретение

№ охранного документа
0002549158
Дата охранного документа
20.04.2015
Аннотация: Изобретение относится к вычислительной технике и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является уменьшение аппаратурных затрат. Устройство содержит одиннадцать мажоритарных элементов (1, …, 1) и три настроечных входа. 1 ил.
Основные результаты: Логический преобразователь, предназначенный для реализации любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, содержащий одиннадцать мажоритарных элементов, которые имеют по три входа, отличающийся тем, что выходы i-го () и j-го () мажоритарных элементов соединены соответственно с объединенными вторым входом (i+2)-го, первым входом (i+3)-го мажоритарных элементов и объединенными вторым входом (j+3)-го, первым входом (j+4)-го мажоритарных элементов, выходы k-го () и r-го () мажоритарных элементов подключены соответственно к третьему входу (k+3)-го и второму входу (r+1)-го мажоритарных элементов, выходы пятого и шестого мажоритарных элементов соединены соответственно с вторыми входами восьмого и девятого мажоритарных элементов, а объединенные второй вход первого, первый вход второго мажоритарных элементов, объединенные третьи входы первого, второго мажоритарных элементов, объединенные третьи входы третьего, четвертого, пятого мажоритарных элементов, объединенные третьи входы шестого, седьмого, восьмого мажоритарных элементов и объединенные первый вход девятого, вторые входы второго, пятого мажоритарных элементов, объединенные первые входы первого, третьего, шестого, одиннадцатого мажоритарных элементов подключены соответственно к первому, второму, третьему, четвертому информационным и первому, третьему настроечным входам логического преобразователя, пятый информационный, второй настроечный входы и выход которого соединены соответственно с третьим входом девятого, первым входом десятого и выходом одиннадцатого мажоритарных элементов.

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.

Известны логические преобразователи (см., например, патент РФ 2281545, кл. G06F 7/57, 2006 г.), которые реализуют любую из четырех простых симметричных булевых функций, зависящих от четырех аргументов - входных двоичных сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных логических преобразователей, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип логический преобразователь (патент РФ 2294007, кл. G06F 7/57, 2007 г.), который содержит мажоритарные элементы и с помощью константной настройки реализует любую из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся большие аппаратурные затраты, обусловленные тем, что прототип содержит девятнадцать мажоритарных элементов, и наличие четырех настроечных входов.

Техническим результатом изобретения является уменьшение аппаратурных затрат и сокращение количества настроечных входов при сохранении функциональных возможностей прототипа.

Указанный технический результат при осуществлении изобретения достигается тем, что в логическом преобразователе, содержащем одиннадцать мажоритарных элементов, которые имеют по три входа, особенность заключается в том, что выходы i-го ( ) и j-го ( ) мажоритарных элементов соединены соответственно с объединенными вторым входом (i+2)-го, первым входом (i+3)-го мажоритарных элементов и объединенными вторым входом (j+3)-го, первым входом (j+4)-го мажоритарных элементов, выходы k-го ( ) и r-го ( ) мажоритарных элементов подключены соответственно к третьему входу (k+3)-го и второму входу (r+1)-го мажоритарных элементов, выходы пятого и шестого мажоритарных элементов соединены соответственно с вторыми входами восьмого и девятого мажоритарных элементов, а объединенные второй вход первого, первый вход второго мажоритарных элементов, объединенные третьи входы первого, второго мажоритарных элементов, объединенные третьи входы третьего, четвертого, пятого мажоритарных элементов, объединенные третьи входы шестого, седьмого, восьмого мажоритарных элементов и объединенные первый вход девятого, вторые входы второго, пятого мажоритарных элементов, объединенные первые входы первого, третьего, шестого, одиннадцатого мажоритарных элементов подключены соответственно к первому, второму, третьему, четвертому информационным и первому, третьему настроечным входам логического преобразователя, пятый информационный, второй настроечный входы и выход которого соединены соответственно с третьим входом девятого, первым входом десятого и выходом одиннадцатого мажоритарных элементов.

На фигуре представлена схема предлагаемого логического преобразователя.

Логический преобразователь содержит мажоритарные элементы 11, …, 111, причем выходы элементов 1i ( ) и 1j ( ) соединены соответственно с объединенными вторым входом элемента 1i+2, первым входом элемента 1i+3 и объединенными вторым входом элемента 1j+3, первым входом элемента 1j+4, выходы элементов 1k ( ) и 1r ( ) подключены соответственно к третьему входу элемента 1k+3 и второму входу элемента 1r+1, выходы элементов 15 и 16 соединены соответственно с вторыми входами элементов 18 и 19, а объединенные второй вход элемента 11, первый вход элемента 12, объединенные третьи входы элементов 11, 12, объединенные третьи входы элементов 13, 14, 15, объединенные третьи входы элементов 16, 17, 18 и объединенные первый вход элемента 19, вторые входы элементов 12, 15, объединенные первые входы элементов 11, 13, 16, 111 подключены соответственно к первому, второму, третьему, четвертому информационным и первому, третьему настроечным входам логического преобразователя, пятый информационный, второй настроечный входы и выход которого соединены соответственно с третьим входом элемента 19, первым входом элемента 110 и выходом элемента 111.

Работа предлагаемого логического преобразователя осуществляется следующим образом. На его первом, втором, третьем настроечных входах фиксируются соответственно необходимые сигналы константной настройки. На первый, …, пятый информационные входы логического преобразователя подаются соответственно двоичные сигналы . На выходе мажоритарного элемента 1m ( ) имеем maj(am1, am2, am3)=am1am2∨am1am3∨am2am3, где am1, am2, am3 и ∨, есть соответственно сигналы на его первом, втором, третьем входах и символы операций ИЛИ, И. Следовательно, сигнал на выходе элемента 111 определяется выражением

в котором ( ). Таким образом, на выходе предлагаемого преобразователя получим

где τ1, …, τ5 есть простые симметричные булевы функции пяти аргументов x1, …, x5 (см. стр.126 в книге Поспелов Д.А. Логические методы анализа и синтеза схем. М.: Энергия, 1974).

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый логический преобразователь с помощью константной настройки реализует любую из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, и имеет меньшие по сравнению с прототипом аппаратурные затраты и меньшее количество настроечных входов.

Логический преобразователь, предназначенный для реализации любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, содержащий одиннадцать мажоритарных элементов, которые имеют по три входа, отличающийся тем, что выходы i-го () и j-го () мажоритарных элементов соединены соответственно с объединенными вторым входом (i+2)-го, первым входом (i+3)-го мажоритарных элементов и объединенными вторым входом (j+3)-го, первым входом (j+4)-го мажоритарных элементов, выходы k-го () и r-го () мажоритарных элементов подключены соответственно к третьему входу (k+3)-го и второму входу (r+1)-го мажоритарных элементов, выходы пятого и шестого мажоритарных элементов соединены соответственно с вторыми входами восьмого и девятого мажоритарных элементов, а объединенные второй вход первого, первый вход второго мажоритарных элементов, объединенные третьи входы первого, второго мажоритарных элементов, объединенные третьи входы третьего, четвертого, пятого мажоритарных элементов, объединенные третьи входы шестого, седьмого, восьмого мажоритарных элементов и объединенные первый вход девятого, вторые входы второго, пятого мажоритарных элементов, объединенные первые входы первого, третьего, шестого, одиннадцатого мажоритарных элементов подключены соответственно к первому, второму, третьему, четвертому информационным и первому, третьему настроечным входам логического преобразователя, пятый информационный, второй настроечный входы и выход которого соединены соответственно с третьим входом девятого, первым входом десятого и выходом одиннадцатого мажоритарных элементов.
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
Источник поступления информации: Роспатент

Showing 71-75 of 75 items.
13.02.2018
№218.016.203c

Логический вычислитель

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Технический результат заключается в упрощении устройства за счет уменьшения числа типов используемых элементов и цены по Квайну. Логический...
Тип: Изобретение
Номер охранного документа: 0002641446
Дата охранного документа: 17.01.2018
13.02.2018
№218.016.2087

Логический преобразователь

Изобретение относится к логическим преобразователям. Технический результат заключается в расширении арсенала технических средств для реализации простых симметричных булевых функций. Указанный результат достигается за счет того, что логический преобразователь содержит восемь мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002641454
Дата охранного документа: 17.01.2018
25.01.2019
№219.016.b402

Устройство селекции двоичных чисел

Изобретение относится к вычислительной технике. Технический результат заключается в уменьшении аппаратурных затрат при сохранении функциональных возможностей прототипа. Устройство селекции двоичных чисел предназначено для выполнения селекции минимального либо максимального из двух двухразрядных...
Тип: Изобретение
Номер охранного документа: 0002678165
Дата охранного документа: 23.01.2019
13.02.2019
№219.016.b95a

Способ контурной лазерной резки

Изобретение относится к способам лазерно-лучевой резки листового металлопроката. Листовой металлопрокат перед лазерной резкой подвергают холодной пластической деформации, способствующей снижению теплопроводности металла и уменьшению (локализации) зоны температурного воздействия на участке реза....
Тип: Изобретение
Номер охранного документа: 0002679496
Дата охранного документа: 11.02.2019
14.03.2019
№219.016.dee1

Устройство селекции двоичных чисел

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей устройства за счет обеспечения селекции минимального либо максимального из двух, либо медианного (срединного) из трех двухразрядных двоичных чисел, задаваемых двоичными...
Тип: Изобретение
Номер охранного документа: 0002681693
Дата охранного документа: 12.03.2019
Showing 71-80 of 116 items.
17.10.2019
№219.017.d676

Сумматор по модулю пять

Устройство предназначено для выполнения операции (X+Y) mod 5, где X,Y∈{000, …, 100} есть трехразрядные двоичные числа, задаваемые двоичными сигналами, и может быть использовано в системах цифровой вычислительной техники как средство арифметической обработки дискретной информации. Техническим...
Тип: Изобретение
Номер охранного документа: 0002702969
Дата охранного документа: 14.10.2019
17.10.2019
№219.017.d69a

Ранговый фильтр

Изобретение относится к автоматике и аналоговой вычислительной технике, предназначено для ранговой обработки аналоговых сигналов и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации. Техническим результатом является обеспечение...
Тип: Изобретение
Номер охранного документа: 0002702968
Дата охранного документа: 14.10.2019
17.10.2019
№219.017.d6a3

Импульсный селектор

Изобретение относится к селекции импульсов. Технический результат - уменьшение аппаратурных затрат. Для этого предложен импульсный селектор, который предназначен для воспроизведения операции supramed(τ, …, τ), где τ, …, τ - длительности семи положительных импульсных сигналов x, …, x ∈ {0,1},...
Тип: Изобретение
Номер охранного документа: 0002702975
Дата охранного документа: 14.10.2019
17.10.2019
№219.017.d6b4

Импульсный селектор

Изобретение относится к селекции импульсов. Технический результат - уменьшение аппаратурных затрат. Для этого предложен импульсный селектор, который предназначен для воспроизведения операции submed(τ, …, τ), где τ, …, τ есть длительности семи положительных импульсных сигналов,...
Тип: Изобретение
Номер охранного документа: 0002702972
Дата охранного документа: 14.10.2019
17.10.2019
№219.017.d6c6

Сумматор по модулю q

Устройство предназначено для обработки двоичных чисел, задаваемых двоичными сигналами, и может быть использовано в системах цифровой вычислительной техники как средство арифметической обработки дискретной информации. Техническим результатом является обеспечение реализации операции (X+Y) mod q...
Тип: Изобретение
Номер охранного документа: 0002702970
Дата охранного документа: 14.10.2019
18.10.2019
№219.017.d75a

Устройство селекции двоичных чисел

Изобретение предназначено для выполнения селекции и идентификации меньшего, либо селекции и идентификации большего, либо селекции произвольно назначенного из двух n-разрядных двоичных чисел, задаваемых двоичными сигналами, и может быть использовано в системах цифровой вычислительной техники как...
Тип: Изобретение
Номер охранного документа: 0002703352
Дата охранного документа: 16.10.2019
22.10.2019
№219.017.d8bd

Сумматор по модулю три

Изобретение относится к области цифровой вычислительной техники. Технический результат заключается в упрощении схемы сумматора по модулю три за счет уменьшения ее цены по Квайну и сокращении количества типов логических элементов аппаратурного состава при сохранении функциональных возможностей...
Тип: Изобретение
Номер охранного документа: 0002703676
Дата охранного документа: 21.10.2019
22.10.2019
№219.017.d8ca

Импульсный селектор

Изобретение относится к селекции импульсов. Технический результат – обеспечение выбора из шести синхронизированных импульсных сигналов. Для этого предложен импульсный селектор, который предназначен для реализации выбора из нескольких синхронизированных по переднему фронту положительных...
Тип: Изобретение
Номер охранного документа: 0002703677
Дата охранного документа: 21.10.2019
22.10.2019
№219.017.d8e4

Логический преобразователь

Изобретение относится к области цифровой вычислительной техники. Технический результат заключается в упрощении схемы логического преобразователя за счет уменьшения ее цены по Квайну при сохранении функциональных возможностей прототипа. Технический результат достигается за счет логического...
Тип: Изобретение
Номер охранного документа: 0002703675
Дата охранного документа: 21.10.2019
01.11.2019
№219.017.dcb9

Логический модуль

Изобретение относится к вычислительной технике и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является реализация любой из простых симметричных булевых функций τ, τ, τ, зависящих от n аргументов - входных двоичных...
Тип: Изобретение
Номер охранного документа: 0002704737
Дата охранного документа: 30.10.2019
+ добавить свой РИД