×
10.10.2014
216.012.fbdf

Результат интеллектуальной деятельности: СПОСОБ ПОВЫШЕНИЯ НАДЕЖНОСТИ МИКРОЭВМ

Вид РИД

Изобретение

Аннотация: Изобретение относится к цифровой вычислительной технике и предназначено для решения задачи обнаружения случайных срывов процессора с заданной программы функционирования, что может быть вызвано действием случайных помех. Техническим результатом является определение случайных единичных искажений считываемых из основного запоминающего устройства кодов и случайных срывов процессора с заданной программы функционирования. Технический результат достигается за счет дополнительной возможности обнаружения факта срыва процессора с заданной программы функционирования при попытке интерпретации машинных кодов данных как кодов команд, а кодов команд - как операндов или как кодов их адресов. 3 ил.
Основные результаты: Способ повышения надежности микроЭВМ, заключающийся в том, что к n-разрядному основному (программному) запоминающему устройству микроЭВМ предварительно добавляют дополнительное однобитовое запоминающее устройство, которые в рабочем режиме образуют единое (n+1)-разрядное запоминающее устройство, затем в n-разрядные ячейки основного запоминающего устройства загружают программу работы процессора в виде машинных кодов, после чего в каждую однобитовую ячейку дополнительного запоминающего устройства записывают единицу или ноль, таким образом, чтобы сумма единичных значений в кодах каждой (n+1)-разрядной ячейки основного и дополнительного запоминающих устройств была бы четной, что в режиме работы при чтении данных из основного и дополнительного запоминающих устройств автоматически проверяют многовходовым сумматором по модулю 2, сигнал с выхода которого подают на вход прерывания процессора, который переходит на подпрограмму обработки прерывания в случае неверного чтения кодов из основного и дополнительного запоминающих устройств, отличающийся тем, что предварительно количество входов сумматора по модулю два увеличивают до (n+2), на (n+2) вход которого дополнительно подают единичный признак чтения кода команды, который в режиме работы автоматически формируется процессором микроЭВМ, а на этапе записи данных в дополнительное запоминающее устройство в каждый его бит записывают единицу или ноль, таким образом, чтобы в (n+1) битах дополнительного запоминающего устройства и основного запоминающего устройства, в ячейках которого содержатся коды команд, сумма единичных значений была бы нечетной, а в ячейках которого содержатся все остальные коды - четной, при этом в режиме правильной работы микроЭВМ и отсутствии «блужданий» при чтении из основного и дополнительного запоминающих устройств будет сохраняться четность (n+2) бит, одновременно поступающих на вход сумматора по модулю два.

Изобретение относится к цифровой вычислительной технике и предназначено для решения задачи обнаружения случайных срывов процессора микроЭВМ с заданной программы функционирования, что может быть вызвано действием случайных помех.

Известен способ обнаружения случайных «блужданий» в микроЭВМ, представленный в [1].

Данный способ обнаружения случайных «блужданий» в микроЭВМ заключается в том, что программу работы процессора в виде блока из его машинных кодов первоначально размещают с какого-либо адреса запоминающего устройства программ, в котором затем в некотором чередующемся порядке располагают блоки, содержащие машинные коды данных, необходимых для исполнения рабочей программы, и блоки-ловушки случайных «блужданий» процессора, в которые после всего записывают массивы самых коротких машинных кодов одних и тех же команд для обнаружения возможных случайных «блужданий» и целенаправленной реакции на них.

Случайные «блуждания» процессора возникают тогда, когда он срывается с заданной программы функционирования, интерпретируя машинные коды данных как коды команд, а коды команд - как операнды или как коды их адресов. Полагается, что при таком блуждании с некоторой вероятностью процессор извлечет данные из блоков-ловушек и интерпретирует их как код команды. Предлагается заполнять блоки-ловушки массивами самых коротких машинных кодов одних и тех же команд, например, «Сброс» или «Безусловный переход к команде с адресом А», что позволит обнаружить факт наличия случайного блуждания процессора и автоматически вернуть его к началу рабочей программы или некоторой заданной точке А программы. При правильном функционировании процессора его обращение к блокам-ловушкам исключается, что обеспечивается в процессе разработки программы работы микроЭВМ.

При случайном срыве процессора с заданной программы функционирования невозможно предсказать точку его входа в запоминающее устройство программ. Можно лишь предположить, что такой точкой входа с равной вероятностью может быть любая ячейка запоминающего устройства программ.

Однако известно, что в составе команд любой микроЭВМ содержатся команды условных и безусловных переходов, а так же команды организации циклических процессов. Это приводит к тому, что при возникновении срыва процессора с заданной программы функционирования траектория его случайного «блуждания» может длительное время находиться в блоке кодов рабочей программы или в блоках кодов данных. Такие ситуации либо принципиально не могут быть определены данным способом обнаружения случайных «блужданий», либо будут обнаружены через значительные промежутки времени, в течение которых может быть выполнена последовательность команд с непредсказуемыми последствиями.

Наиболее близким по технической сути является широко известный способ повышения надежности микроЭВМ (например, [2]), заключающийся в том, что к n-разрядному основному (программному) запоминающему устройству микроЭВМ предварительно добавляют дополнительное однобитовое запоминающее устройство, которые в рабочем режиме образуют единое (n+1)-разрядное запоминающее устройство, затем в n-разрядные ячейки основного запоминающего устройства загружают программу работы процессора в виде машинных кодов, после чего в каждую однобитовую ячейку дополнительного запоминающего устройства записывают единицу или ноль, таким образом, чтобы сумма единичных значений в кодах каждой (n+1)-разрядной ячейки основного и дополнительного запоминающих устройств была бы четной, что в режиме работы при чтении данных из основного и дополнительного запоминающих устройств автоматически проверяют многовходовым сумматором по модулю 2, сигнал с выхода которого подают на вход прерывания процессора, который переходит на подпрограмму обработки прерывания в случае неверного чтения кодов из основного и дополнительного запоминающих устройств.

Данный способ, известный более как «контроль четности», повышает надежность функционирования микроЭВМ за счет оперативного обнаружения случайных и/или фиксированных единичных искажений данных, считываемых из основного и дополнительного запоминающих устройств.

Недостатком данного способа повышения надежности является невозможность обнаружения фактов возникновения случайных «блужданий» процессора микроЭВМ.

Изобретение направлено на расширение функциональных возможностей способа повышения надежности микроЭВМ за счет дополнительной возможности обнаружения факта возникновения случайных «блужданий» и адекватной реакции на них с минимальными аппаратными затратами.

Это достигается тем, что предварительно количество входов сумматора по модулю два увеличивают до (n+2), на (n+2) вход которого дополнительно подают единичный признак чтения кода команды, который в режиме работы автоматически формируется процессором микроЭВМ, а на этапе записи данных в дополнительное запоминающее устройство в каждый его бит записывают единицу или ноль, таким образом, чтобы в (n+1) битах дополнительного запоминающего устройства и основного запоминающего устройства, в ячейках которого содержатся коды команд, сумма единичных значений была бы нечетной, а в ячейках которого содержатся все остальные коды - четной, при этом в режиме правильной работы микроЭВМ и отсутствии «блужданий» при чтении из основного и дополнительного запоминающих устройств будет сохраняться четность (n+2) бит, одновременно поступающих на вход сумматора по модулю два.

Рассмотрим осуществление заявляемого способа повышения надежности микроЭВМ.

Процессор микроЭВМ при выполнении рабочей программы должен обладать способностью формировать единичный признак чтения кода команды при обращении к основному запоминающему устройству, аналогично тому, как этот признак (M1) формируется в широко известном микропроцессоре КР 580 ВМ 80А [3].

На фиг.1 представлен фрагмент структурной схемы микроЭВМ, где 1 - процессор; 2 - однонаправленная шина адреса; 3 - двунаправленная n-разрядная шина данных; 4 - шина управления; 5 - схема «И»; 6 - сумматор по модулю 2 на (n+2) входа; 7 - дополнительное однобитовое запоминающее устройство; 8 - основное (программное) n-разрядное запоминающее устройство; 9 - формирователь стробирующего сигнала (С).

На фиг.2 представлена временная диаграмма, характеризующая временное соотношение между сигналом чтения (Чт) из основного и дополнительного запоминающего устройств и стробирующим сигналом (С).

На фиг.3 представлен вариант размещения кодов в основном и дополнительном запоминающих устройствах в соответствии с заявляемым способом повышения надежности микроЭВМ, при этом

Кi - код i-ой команды;

Оij - код j-го операнда i-ой команды;

Дп - код n-ых данных.

Способ осуществляется следующим образом.

На основе предварительного анализа рабочей программы процессора 1, представленной в виде двоичных кодов, определяют адреса тех ячеек основного запоминающего устройства 8, в которых будут содержаться коды команд. Для каждой такой ячейки определяется количество единичных значений, содержащихся в коде команды, при этом если количество единичных значений в коде команде четное, то в соответствующий бит дополнительного запоминающего устройства 7 должна впоследствии записываться единица (то есть код команды дополняется до нечетности). Для всех других кодовых слов рабочей программы, включая и неиспользуемые программой ячейки основного запоминающего устройства 8, кодовые слова при помощи дополнительного запоминающего устройства 7 дополняются до четности.

Затем рабочая программа процессора 1, представленная в виде двоичных кодов, загружается в основное запоминающее устройство 8, а в дополнительное запоминающее устройство 7 загружаются найденные значения бит. Загрузка информации в основное 8 и дополнительное 7 запоминающие устройства может производиться как в составе микроЭВМ, так и вне нее.

В рабочем режиме функционирования основное 8 и дополнительное 7 запоминающие устройства образуют единое (n+1) разрядное запоминающее устройство, где n-разрядность шины данных процессора 1. На адресные входы основного 8 и дополнительного 7 запоминающих устройств одновременно подаются коды адреса, формируемые процессором 1 на шине адреса 2. Все n выходов основного запоминающего устройства 8 стандартно подключаются к шине данных 3 и дополнительно к n входам (n+2) входового сумматора по модулю два 6. К (n+1)-му входу сумматора 6 подключается выход дополнительного запоминающего устройства 7, а к (n+2)-му входу сумматора 6 подключается сигнал признака чтения кода команды, формируемый процессором 1 при выполнении программы и передаваемый по шине управления 4. Сигнал с выхода сумматора по модулю два 6 поступает на первый вход схемы «И» 5, на второй вход которой поступает стробирующий сигнал С, который в свою очередь формируется формирователем 9 из сигнала чтения (Чт), одновременно поступающего из шины управления 4 на соответствующие входы запоминающих устройств 7 и 8. Выход схемы «И» подключается к входу прерывания процессора 1. Временные соотношения между сигналами чтения (Чт) и стробирования (С) показаны на фиг.2.

Процессор 1 начинает свою работу с того, что устанавливает на шину адреса 2 двоичный код ячейки памяти основного 8 и дополнительного 7 запоминающих устройств, из которой будет считываться записанная в них информация. Одновременно с установкой кода на шине адреса 2 процессор 1 формирует на одной из линий шины управления 4 сигнал, поступающий на (n+2) вход сумматора 6 и свидетельствующий о том, что данные, считанные процессором 1 из данной ячейки основного запоминающего устройства 8, будут интерпретироваться процессором 1 как код команды. Иначе говоря, процессор формирует признак чтения кода команды из ячейки основного запоминающего устройства 8. Далее на одной из линий шины управления 4 формируется сигнал чтения из ячеек с одинаковым адресом основной 8 и дополнительной 7 памяти. Одновременно с фронтом сигнала чтения запускается формирователь 9, предназначенный для выработки сигнала стробирования схемы «И» 5. С началом действия сигнала чтения на выходах основного 8 и дополнительного 7 запоминающих устройств формируются коды, записанные в их ячейках памяти. Код из основного 8 запоминающего устройства поступает в шину данных 3 и на n входов сумматора 6. На (n+1) вход сумматора 6 поступает код с дополнительного 7 запоминающего устройства. К моменту формирования фронта сигнала стробирования сумматор 6 формирует на своем выходе стабильный признак четности или нечетности (n+2) разрядного входного кода. Сигнал с выхода сумматора 6 поступает на второй вход схемы «И» 5. При единичном значении стробирующего сигнала, поступающего на первый вход схемы «И» 5, проверяется значение сигнала с выхода сумматора 6. Если на выходе сумматора 6 сформирован «0», то это свидетельствует о том, что код, считанный из основного 8 и дополнительно 7 запоминающих устройств, не имеет единичных искажений и правильно интерпретируется процессором 1. Если на выходе сумматора 6 сформирована «1», то это свидетельствует о том, что код, считанный из основного 8 и дополнительно 7 запоминающих устройств, либо имеет единичные искажения, либо этот код не правильно интерпретируется процессором 1, при этом на выходе схемы «И» будет сформирован единичный сигнал, по длительности примерно равный стробирующему сигналу и вызывающий прерывание процессора. Подпрограмма обслуживания данного прерывания выбирается пользователем микроЭВМ и ориентируется на целенаправленную реакцию на возможные случайные сбои.

Как видно из фиг.3, процессор 1 начинает свою работу с команды, расположенной в нулевой ячейке основного запоминающего устройства 8, и правильно функционирует до команды, размещенной в четвертой ячейке основной памяти 8. Из пятой ячейки процессором 1 правильно считываются данные. При попытке процессора 1 интерпретации данных, находящихся в шестой ячейке, в качестве кода команды, будет сформирован сигнал ошибки с выхода сумматора 6. Аналогичным образом обнаруживается попытка процессора 1 интерпретации кода команды, расположенного в шестой ячейке, в качестве кода операнда или данных.

Из данных, представленных на фиг.3, однозначно следует также, что единичные искажения данных, считываемых процессором 1 из основного 8 и дополнительного 7 запоминающих устройств при правильной интерпретации процессором 1 кодов команд, будут обнаружены с минимальными временными задержками.

Техническим результатом от использования заявляемого изобретения является расширение функциональных возможностей способа повышения надежности микроЭВМ за счет оперативной реакции не только на случайные единичные искажения считываемых из основного запоминающего устройства кодов, но и на случайные срывы процессора с заданной программы функционирования.

Данный способ повышения надежности наиболее эффективен для микроЭВМ, базирующихся на процессорах с Гарвардской архитектурой и реализующих программу, содержащую большой объем табличных данных и/или кодов символьных переменных.

Источники информации

1. Шевкопляс Б.В. Микропроцессорные структуры. Инженерные решения: Справочник. - М.: Радио и связь, 1993. - 256 с., стр.89.

2. Карлащук В.И. Электронная лаборатория на IBM PC. Лабораторный практикум на базе Electronics Workbench и MATLAB. - М.: СОЛОН-Пресс, 204. - 800 с., стр.366.

3. Микропроцессоры и микропроцессорные комплекты интегральных микросхем: Справочник. В 2 т. / В.-Б. Б.Абрайтис, Н.Н.Аверьянов, А.И.Белоус и др.; Под ред. В.А.Шахнова. - М.: Радио и связь, 1988. - T.1. - 386 с.

Способ повышения надежности микроЭВМ, заключающийся в том, что к n-разрядному основному (программному) запоминающему устройству микроЭВМ предварительно добавляют дополнительное однобитовое запоминающее устройство, которые в рабочем режиме образуют единое (n+1)-разрядное запоминающее устройство, затем в n-разрядные ячейки основного запоминающего устройства загружают программу работы процессора в виде машинных кодов, после чего в каждую однобитовую ячейку дополнительного запоминающего устройства записывают единицу или ноль, таким образом, чтобы сумма единичных значений в кодах каждой (n+1)-разрядной ячейки основного и дополнительного запоминающих устройств была бы четной, что в режиме работы при чтении данных из основного и дополнительного запоминающих устройств автоматически проверяют многовходовым сумматором по модулю 2, сигнал с выхода которого подают на вход прерывания процессора, который переходит на подпрограмму обработки прерывания в случае неверного чтения кодов из основного и дополнительного запоминающих устройств, отличающийся тем, что предварительно количество входов сумматора по модулю два увеличивают до (n+2), на (n+2) вход которого дополнительно подают единичный признак чтения кода команды, который в режиме работы автоматически формируется процессором микроЭВМ, а на этапе записи данных в дополнительное запоминающее устройство в каждый его бит записывают единицу или ноль, таким образом, чтобы в (n+1) битах дополнительного запоминающего устройства и основного запоминающего устройства, в ячейках которого содержатся коды команд, сумма единичных значений была бы нечетной, а в ячейках которого содержатся все остальные коды - четной, при этом в режиме правильной работы микроЭВМ и отсутствии «блужданий» при чтении из основного и дополнительного запоминающих устройств будет сохраняться четность (n+2) бит, одновременно поступающих на вход сумматора по модулю два.
СПОСОБ ПОВЫШЕНИЯ НАДЕЖНОСТИ МИКРОЭВМ
СПОСОБ ПОВЫШЕНИЯ НАДЕЖНОСТИ МИКРОЭВМ
СПОСОБ ПОВЫШЕНИЯ НАДЕЖНОСТИ МИКРОЭВМ
Источник поступления информации: Роспатент

Showing 31-40 of 244 items.
27.09.2014
№216.012.f95c

Устройство трехмерного сканирования электромагнитных излучений в ближнем поле электронных средств

Изобретение относится к измерительной технике, представляет собой устройство трехмерного сканирования электромагнитных излучений в ближнем поле электронных средств и может быть использовано для измерения напряженности электромагнитного поля при проведении испытаний, диагностики и тестирования...
Тип: Изобретение
Номер охранного документа: 0002529673
Дата охранного документа: 27.09.2014
27.09.2014
№216.012.f95e

Способ разделения интегральных схем "по надежности"

Изобретение относится к контролю качества и надежности интегральных схем (ИС), как логических, так и аналоговых, и может быть использовано как в процессе производства, так и при входном контроле на предприятиях-изготовителях радиоэлектронной аппаратуры. Сущность: на представительной выборке ИС...
Тип: Изобретение
Номер охранного документа: 0002529675
Дата охранного документа: 27.09.2014
10.10.2014
№216.012.fbd5

Способ тепловизионной диагностики радиоэлектронных элементов на печатной плате

Изобретение относится к области диагностики неисправностей радиоэлектронной аппаратуры. Техническим результатом является повышение эффективности диагностики радиоэлектронной аппаратуры или его отдельных элементов неконтактным способом. Способ заключается в получении тепловизионного изображения...
Тип: Изобретение
Номер охранного документа: 0002530315
Дата охранного документа: 10.10.2014
10.10.2014
№216.012.fbda

Способ формирования "виртуальных" каналов приема сигналов

Изобретение относится к области радиотехники и может использоваться при проектировании и эксплуатации комплексов радиопеленгации или систем радиосвязи портативного, мобильного (бортового) и стационарного базирования. Технический результат - повышение устойчивости функционирования методов оценки...
Тип: Изобретение
Номер охранного документа: 0002530320
Дата охранного документа: 10.10.2014
20.12.2014
№216.013.1261

Способ комбинированного разделения металлов

Изобретение относится к комбинированным методам разделения металлов. Способ включает струйную обработку с использованием свободного абразива и анодное растворение припуска, при этом в качестве абразива используют нетокопроводящие абразивные гранулы, на которые наращивают слой льда из...
Тип: Изобретение
Номер охранного документа: 0002536128
Дата охранного документа: 20.12.2014
27.12.2014
№216.013.162e

Способ дозирования энергии при импульсном брикетировании металлической стружки

Изобретение относится к испытательной технике, в частности к испытаниям, связанным с дозированием энергии при импульсном брикетировании металлической стружки. Сущность: объему пластически деформируемой стружки предварительно к моменту брикетирующего удара придают жесткое боковое ограничение,...
Тип: Изобретение
Номер охранного документа: 0002537102
Дата охранного документа: 27.12.2014
27.12.2014
№216.013.1631

Способ измерения деформаций

Изобретение относится к области экспериментальных методов исследования механических напряжений и деформаций в деталях машин и элементах конструкций и может быть использовано для определения пластических деформаций изделия в машиностроении, авиастроении и других отраслях промышленности. Способ...
Тип: Изобретение
Номер охранного документа: 0002537105
Дата охранного документа: 27.12.2014
10.01.2015
№216.013.1719

Способ определения свойств деформирования

Изобретение относится к обработке металлов давлением, в частности к определению технологических параметров процессов, и может быть использовано при определении механических свойств листовых материалов. Плоский образец круглой формы нагружают эластичным пуансоном в круглой жесткой матрице в...
Тип: Изобретение
Номер охранного документа: 0002537341
Дата охранного документа: 10.01.2015
10.01.2015
№216.013.171d

Способ изготовления электрода-проволоки

Изобретение относится к изготовлению пластичного проволочного электрода-инструмента, используемого при электроэрозионной, электрохимической, комбинированной прошивке глубоких отверстий малого диаметра в металлических материалах. Сначала с одного конца проволоки снижают ее диаметр на величину...
Тип: Изобретение
Номер охранного документа: 0002537345
Дата охранного документа: 10.01.2015
10.01.2015
№216.013.175b

Способ изготовления диффузионной сваркой стоистой тонкостенной конструкции из титановых листовых материалов

Изобретение может быть использовано при изготовлении слоистых тонкостенных титановых конструкций из листового материала, в частности, выпускных окон энергетических установок для вывода пучка электронов. Между технологическими листами размещают пакет, содержащий плоские решетки с мелкозернистой...
Тип: Изобретение
Номер охранного документа: 0002537407
Дата охранного документа: 10.01.2015
Showing 31-40 of 289 items.
20.05.2014
№216.012.c64c

Способ очистки изделий от загрязнений

Изобретение относится к машиностроению и может быть использовано при очистке от загрязнений изделий, например тары для перевозки сыпучих и хрупких грузов. При очистке изделий силу импульсного удара бойка ограничивают пределом упругой деформации оболочки тары, который устанавливают расчетным или...
Тип: Изобретение
Номер охранного документа: 0002516523
Дата охранного документа: 20.05.2014
20.05.2014
№216.012.c651

Устройство для управления шаговым двигателем

Изобретение относится к области автоматики и может быть использовано в системах с дискретным электроприводом на базе трехфазных, четырехфазных и шестифазных шаговых двигателей. Техническим результатом является расширение функциональных возможностей за счет обеспечения известных режимов...
Тип: Изобретение
Номер охранного документа: 0002516528
Дата охранного документа: 20.05.2014
20.05.2014
№216.012.c6e7

Тракт регенеративного охлаждения камеры жидкостного ракетного двигателя

Изобретение относится к области ракетной техники. Тракт регенеративного охлаждения камеры жидкостного ракетного двигателя содержит наружную и огневую оболочки с каналами охлаждения между ними, образованными двутавровыми проставками, на которых размещены турбулизаторы потока. Полки двутавровых...
Тип: Изобретение
Номер охранного документа: 0002516678
Дата охранного документа: 20.05.2014
20.05.2014
№216.012.c714

Способ изготовления тракта регенеративного охлаждения камеры жидкостного ракетного двитателя

Изобретение относится к области ракетной техники, а именно - к созданию камер жидкостных ракетных двигателей (ЖРД). Способ изготовления тракта регенеративного охлаждения камеры жидкостного ракетного двигателя заключается в изготовлении наружной и огневой оболочек с последующим их скреплением...
Тип: Изобретение
Номер охранного документа: 0002516723
Дата охранного документа: 20.05.2014
20.05.2014
№216.012.c71e

Сегментный ротор

Изобретение относится к области ветроэнергетики. Сегментный ротор содержит ступицу, лопасти, спицы, обод и ферромагнитные тела, установленные на ободе с помощью элементов крепления. Ферромагнитные тела изготовлены в виде коротких труб, средняя часть которых снабжена выборкой, обращенной к...
Тип: Изобретение
Номер охранного документа: 0002516733
Дата охранного документа: 20.05.2014
27.05.2014
№216.012.c829

Ротор с вертикальным валом

Изобретение относится к области ветроэнергетики. Ротор с вертикальным валом содержит лопасти, перекладины и вертикальный подшипниковый узел со ступицей, установленный на рабочем механизме. Лопасти выполнены в виде последовательно установленных шторок, горизонтальных каналов и обтекаемых...
Тип: Изобретение
Номер охранного документа: 0002517007
Дата охранного документа: 27.05.2014
27.05.2014
№216.012.c8ca

Статор ветроэлектроагрегата

Изобретение относится к области электротехники и ветроэнергетики. Предлагаемый статор ветроэлектроагрегата содержит магнитопроводы, систему возбуждения, стяжные элементы и обмотку, при этом согласно изобретению статор выполнен в виде П-образной скобы и пакета пластин, на которых установлены...
Тип: Изобретение
Номер охранного документа: 0002517168
Дата охранного документа: 27.05.2014
27.05.2014
№216.012.c8ce

Индукторный генератор

Изобретение относится к области электротехники, в частности к электрическим машинам, и касается особенностей конструктивного выполнения бесконтактных синхронных генераторов индукторного типа, работающих, преимущественно, на выпрямительную нагрузку и применяемых, например, в...
Тип: Изобретение
Номер охранного документа: 0002517172
Дата охранного документа: 27.05.2014
27.05.2014
№216.012.c92f

Устройство тактовой синхронизации для преобразования прерывистой информации в непрерывную

Изобретение относится к области радиотехники и может быть использовано в устройствах передачи непрерывного информационного потока по каналу (сети) пакетной связи. Технический результат - компенсация больших блужданий тактовых импульсов (джиттера). Это достигается увеличением в 2 раз периода...
Тип: Изобретение
Номер охранного документа: 0002517269
Дата охранного документа: 27.05.2014
27.05.2014
№216.012.c9cf

Генератор управляемый напряжением

Генератор, управляемый напряжением, относится к области радиотехники и может быть использован в качестве источника высокочастотных колебаний в радиопередающих, радиоприемных устройствах и измерительной технике. Достигаемый технический результат - повышение диапазона рабочих частот и...
Тип: Изобретение
Номер охранного документа: 0002517429
Дата охранного документа: 27.05.2014
+ добавить свой РИД