×
10.05.2014
216.012.bf8b

Результат интеллектуальной деятельности: АНАЛОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ

Вид РИД

Изобретение

№ охранного документа
0002514784
Дата охранного документа
10.05.2014
Аннотация: Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров. Техническим результатом является обеспечение воспроизведения любой из операций «запрет минимального и максимального значений информационного сигнала», «запрет срединных значений информационного сигнала». Устройство содержит n реляторов (1,…,1), каждый из которых содержит компаратор (2), подсоединенный выходом к управляющему входу двух ключей (3 3) в последнем реляторе и управляющему входу четырех ключей (3 3, 3, 3) во всех реляторах, кроме последнего. 2 ил.
Основные результаты: Аналоговый логический элемент, предназначенный для ранговой обработки аналоговых сигналов, содержащий n(n≥2) реляторов, каждый из которых содержит компаратор, подсоединенный выходом к управляющему входу первого,…, четвертого ключей в j-м реляторе и управляющему входу первого, второго ключей в n-ом реляторе, причем четные и нечетные ключи реляторов выполнены соответственно размыкающими и замыкающими, вход и выход каждого ключа образуют соответственно одноименные с его номером переключательные вход и выход его релятора, неинвертирующий и инвертирующий компараторные входы i-го релятора соединены соответственно с входом i-го задающего и входом информационного сигналов, первый и четвертый переключательные выходы предыдущего четырехключевого релятора соединены соответственно с первым и четвертым переключательными входами последующего четырехключевого релятора, а первый и второй переключательные выходы n-го релятора соединены с выходом аналогового логического элемента, отличающийся тем, что в первый релятор введены первый,…, четвертый ключи так, что он стал идентичен j-му релятору, первый и четвертый переключательные выходы j-го, первый и второй переключательные входы n-го реляторов соединены соответственно с вторым и третьим переключательными выходами j-го, первым и четвертым переключательными выходами (n-1)-го реляторов, а первый и четвертый переключательные входы второго релятора соединены соответственно с объединенными первым, вторым и объединенными третьим, четвертым переключательными выходами первого релятора, первый и четвертый переключательные входы которого соединены с первым настроечным входом аналогового логического элемента, подсоединенного вторым настроечным входом к объединенным второму и третьему переключательным входам первого,…, (n-1)-го реляторов.

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др.

Известны аналоговые логические элементы (см., например, рис.936 на стр.120 в книге Волгин Л.И. Синтез устройств для обработки и преобразования информации в элементном базисе реляторов. Таллинн: Валгус, 1989 г.), которые воспроизводят операцию «запрет минимального и максимального значений информационного сигнала», совершаемую над тремя входными аналоговыми сигналами.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных аналоговых логических элементов, относятся ограниченные функциональные возможности, обусловленные прежде всего тем, что не допускается обработка n+1 (n≥2) аналоговых сигналов.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип аналоговый логический элемент (фиг.1 в описании изобретения к патенту РФ 2130200, кл. G06G 7/25, 1999 г.), который содержит реляторы и воспроизводит операцию «запрет минимального и максимального значений информационного сигнала», совершаемую над n+1 (n≥2) входными аналоговыми сигналами.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не воспроизводится операция «запрет срединных значений информационного сигнала».

Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения воспроизведения любой из операций «запрет минимального и максимального значений информационного

сигнала», «запрет срединных значений информационного сигнала», совершаемых над n+1 (n≥2) входными аналоговыми сигналами.

Указанный технический результат при осуществлении изобретения достигается тем, что в аналоговом логическом элементе, содержащем n (n≥2) реляторов, каждый из которых содержит компаратор, подсоединенный выходом к управляющему входу первого,…,четвертого ключей в j-м реляторе и управляющему входу первого, второго ключей в n-м реляторе, четные и нечетные ключи реляторов выполнены соответственно размыкающими и замыкающими, вход и выход каждого ключа образуют соответственно одноименные с его номером переключательные вход и выход его релятора, неинвертирующий и инвертирующий компараторные входы i-го релятора соединены соответственно с входом i-го задающего и входом информационного сигналов, первый и четвертый переключательные выходы предыдущего четырехключевого релятора соединены соответственно с первым и четвертым переключательными входами последующего четырехключевого релятора, а первый и второй переключательные выходы n-го релятора соединены с выходом аналогового логического элемента, особенность заключается в том, что в первый релятор введены первый,…,четвертый ключи так, что он стал идентичен j-му релятору, первый и четвертый переключательные выходы j-го, первый и второй переключательные входы n-го реляторов соединены соответственно с вторым и третьим переключательными выходами j-го, первым и четвертым переключательными выходами (n-1)-го реляторов, а первый и четвертый переключательные входы второго релятора соединены соответственно с объединенными первым, вторым и объединенными третьим, четвертым переключательными выходами первого релятора, первый и четвертый переключательные входы которого соединены с первым настроечным входом аналогового логического элемента, подсоединенного вторым настроечным входом к объединенным второму и третьему переключательным входам первого,…, (n-1)-го реляторов.

На фиг.1 и фиг.2 представлены соответственно схема предлагаемого аналогового логического элемента и схемы реляторов, использованных при построении указанного элемента.

Аналоговый логический элемент содержит реляторы 11,…,1n (n≥2). Каждый релятор содержит компаратор 2, подсоединенный выходом к управляющему входу первого,…,четвертого ключей 31,…,34 в реляторе 1k и управляющему входу первого, второго ключей 31 32 в реляторе 1n, причем ключи 31 33 и 32, 34 выполнены соответственно замыкающими и размыкающими, а вход и выход каждого ключа являются соответственно одноименными индексу его цифрового обозначения переключательными входом и выходом его релятора. Неинвертирующий и инвертирующий компараторные входы релятора соединены соответственно с входом i-го задающего и входом информационного сигналов, первый и четвертый переключательные входы последующего четырехключевого релятора соединены соответственно с объединенными первым, вторым и объединенными третьим, четвертым переключательными выходами предыдущего четырехключевого релятора, первый и второй переключательные входы релятора 1n соединены соответственно с объединенными первым, вторым и объединенными третьим, четвертым переключательными выходами релятора 1n-1, а объединенные первый, четвертый переключательные входы релятора 11, объединенные второй, третий переключательные входы релятора 1k и объединенные первый, второй переключательные выходы релятора 1n соединены соответственно с первым, вторым настроечными входами и выходом аналогового логического элемента.

Работа предлагаемого аналогового логического элемента осуществляется следующим образом. На вход информационного и вход i-го задающего сигналов подаются соответственно подлежащие обработке аналоговые сигналы (напряжения) х и xi. На первый, второй настроечные входы предлагаемого элемента подаются соответственно сигналы y1, y2∈{0,x}. Если сигнал на неинвертирующем компараторном входе релятора (фиг.2а) больше либо меньше сигнала на его инвертирующем компараторном входе, то ключи 31 33 соответственно замкнуты либо разомкнуты, а ключи 32, 34 соответственно разомкнуты либо замкнуты. Если сигнал на неинвертирующем компараторном входе релятора по фиг.2б больше либо меньше сигнала на его инвертирующем компараторном входе, то ключ 31 (32) соответственно замкнут (разомкнут) либо разомкнут (замкнут). Таким образом, сигнал на выходе предлагаемого логического элемента определяется выражением

где надстрочный индекс r∈{1,…,n+1} есть ранг (порядковый номер) сигнала x=x(r) в последовательности x(1),…,x(n+1), полученной ранжированием сигналов х,х1,…,xn в порядке их возрастания, то есть в указанной последовательности x(1)=min(x,x1,…,xn), =x(n+1)=max(х,х1,…,xn). Согласно (1) при y1=0, y2=х либо при y1=x, y2=0 воспроизводится соответственно операция «запрет минимального и максимального значений информационного сигнала» либо операция «запрет срединных значений информационного сигнала».

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый аналоговый логический элемент обладает более широкими по сравнению с прототипом функциональными возможностями, так как обеспечивает воспроизведение любой из операций «запрет минимального и максимального значений информационного сигнала», «запрет срединных значений информационного сигнала», совершаемых над n+1 (n≥2) входными аналоговыми сигналами.

Аналоговый логический элемент, предназначенный для ранговой обработки аналоговых сигналов, содержащий n(n≥2) реляторов, каждый из которых содержит компаратор, подсоединенный выходом к управляющему входу первого,…, четвертого ключей в j-м реляторе и управляющему входу первого, второго ключей в n-ом реляторе, причем четные и нечетные ключи реляторов выполнены соответственно размыкающими и замыкающими, вход и выход каждого ключа образуют соответственно одноименные с его номером переключательные вход и выход его релятора, неинвертирующий и инвертирующий компараторные входы i-го релятора соединены соответственно с входом i-го задающего и входом информационного сигналов, первый и четвертый переключательные выходы предыдущего четырехключевого релятора соединены соответственно с первым и четвертым переключательными входами последующего четырехключевого релятора, а первый и второй переключательные выходы n-го релятора соединены с выходом аналогового логического элемента, отличающийся тем, что в первый релятор введены первый,…, четвертый ключи так, что он стал идентичен j-му релятору, первый и четвертый переключательные выходы j-го, первый и второй переключательные входы n-го реляторов соединены соответственно с вторым и третьим переключательными выходами j-го, первым и четвертым переключательными выходами (n-1)-го реляторов, а первый и четвертый переключательные входы второго релятора соединены соответственно с объединенными первым, вторым и объединенными третьим, четвертым переключательными выходами первого релятора, первый и четвертый переключательные входы которого соединены с первым настроечным входом аналогового логического элемента, подсоединенного вторым настроечным входом к объединенным второму и третьему переключательным входам первого,…, (n-1)-го реляторов.
АНАЛОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
АНАЛОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
АНАЛОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
АНАЛОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
Источник поступления информации: Роспатент

Showing 1-10 of 79 items.
10.01.2013
№216.012.1a3d

Логический модуль

Логический модуль предназначен для воспроизведения простых симметричных булевых функций и может быть использован в системах цифровой вычислительной техники как средство преобразования кодов. Логический модуль реализует любую из пяти простых симметричных булевых функций, зависящих от пяти...
Тип: Изобретение
Номер охранного документа: 0002472209
Дата охранного документа: 10.01.2013
27.01.2013
№216.012.2105

Мажоритарный модуль

Изобретение относится к области вычислительной техники и может быть использовано в системах цифровой вычислительной техники как средство предварительной обработки информации для реализации мажоритарной функции либо дизъюнкции, либо конъюнкции входных двоичных сигналов. Техническим результатом...
Тип: Изобретение
Номер охранного документа: 0002473954
Дата охранного документа: 27.01.2013
10.02.2013
№216.012.249d

Аналоговый процессор

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации для выбора минимального, супраминимального, медианного, субмаксимального или максимального из пяти...
Тип: Изобретение
Номер охранного документа: 0002474875
Дата охранного документа: 10.02.2013
20.02.2013
№216.012.2836

Логический преобразователь

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Техническим результатом является упрощение устройства за счет сокращения количества выводов, на которые подаются входные двоичные сигналы, и...
Тип: Изобретение
Номер охранного документа: 0002475814
Дата охранного документа: 20.02.2013
20.02.2013
№216.012.28c1

Импульсный селектор

Изобретение относится к импульсной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Техническим результатом является уменьшение аппаратурных затрат при сохранении функциональных возможностей. Импульсный селектор предназначен для...
Тип: Изобретение
Номер охранного документа: 0002475953
Дата охранного документа: 20.02.2013
10.04.2013
№216.012.34a8

Импульсный селектор

Изобретение относится к импульсной технике и может быть использовано в системах автоматического регулирования и управления. Техническим результатом является расширение функциональных возможностей за счет обработки n импульсных сигналов. Импульсный селектор содержит 3n-4 ключей и резистор,...
Тип: Изобретение
Номер охранного документа: 0002479023
Дата охранного документа: 10.04.2013
10.04.2013
№216.012.3508

Импульсный селектор

Изобретение относится к импульсной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления. Техническим результатом является расширение функциональных возможностей за счет обеспечения выбора из кортежа (τ,…,τ) компоненты τ=τ, занимающей...
Тип: Изобретение
Номер охранного документа: 0002479119
Дата охранного документа: 10.04.2013
27.05.2013
№216.012.4570

Ранговый селектор

Изобретение относится к автоматике и аналоговой вычислительной технике. Техническим результатом является уменьшение аппаратурных затрат при сохранении функциональных возможностей. Ранговый селектор содержит n дифференциальных компараторов (l, …, l), n элементов И (2, …, 2), 4n+3 ключей (3, …,...
Тип: Изобретение
Номер охранного документа: 0002483353
Дата охранного документа: 27.05.2013
20.08.2013
№216.012.61f0

Реляторный модуль

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др. Техническим результатом изобретения является...
Тип: Изобретение
Номер охранного документа: 0002490704
Дата охранного документа: 20.08.2013
20.08.2013
№216.012.61f1

Реляторный модуль

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др. Техническим результатом изобретения является...
Тип: Изобретение
Номер охранного документа: 0002490705
Дата охранного документа: 20.08.2013
Showing 1-9 of 9 items.
10.05.2014
№216.012.bf89

Импульсный селектор

Изобретение относится к импульсной технике и может быть использовано для логической обработки синхронизированных по переднему фронту положительных импульсных сигналов x,…,x∈{0,1}, имеющих длительности τ,…,τ Техническим результатом является обеспечение воспроизведения любой из операций...
Тип: Изобретение
Номер охранного документа: 0002514782
Дата охранного документа: 10.05.2014
10.05.2014
№216.012.bf8c

Комбинационный сумматор

Изобретение относится к вычислительной технике и может быть использовано в системах цифровой вычислительной техники как средство арифметической обработки дискретной информации. Техническим результатом является обеспечение формирования двоичного кода суммы двух трехразрядных чисел, задаваемых...
Тип: Изобретение
Номер охранного документа: 0002514785
Дата охранного документа: 10.05.2014
10.05.2014
№216.012.bf8d

Аналоговый селектор

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации. Техническим результатом является обеспечение воспроизведения двойственных операций выделения...
Тип: Изобретение
Номер охранного документа: 0002514786
Дата охранного документа: 10.05.2014
27.05.2014
№216.012.c949

Импульсный селектор

Изобретение относится к импульсной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления. Техническим результатом является расширение функциональных возможностей за счет обеспечения обработки пяти импульсных сигналов. Импульсный селектор...
Тип: Изобретение
Номер охранного документа: 0002517295
Дата охранного документа: 27.05.2014
10.06.2014
№216.012.ce83

Импульсный селектор

Изобретение относится к импульсной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления. Техническим результатом является реализация операции supramed (τ,…,τ), где τ,…,τ есть длительности положительных импульсных сигналов x,…,x∈{0,1},...
Тип: Изобретение
Номер охранного документа: 0002518638
Дата охранного документа: 10.06.2014
10.06.2014
№216.012.ce86

Параллельный счетчик единичных сигналов

Изобретение относится к вычислительной технике и может быть использовано в системах цифровой вычислительной техники как средство предварительной обработки дискретной информации. Техническим результатом является уменьшение аппаратурных затрат и повышение быстродействия. Устройство содержит...
Тип: Изобретение
Номер охранного документа: 0002518641
Дата охранного документа: 10.06.2014
10.06.2014
№216.012.ce87

Ранговый фильтр

Изобретение относится к автоматике и аналоговой вычислительное технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров. Техническим результатом является повышение...
Тип: Изобретение
Номер охранного документа: 0002518642
Дата охранного документа: 10.06.2014
10.06.2014
№216.012.ce9d

Реляторный модуль

Изобретение предназначено для воспроизведения бесповторных функций бесконечнозначной логики и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации. Техническим результатом является обеспечение реализации любой из функций вида...
Тип: Изобретение
Номер охранного документа: 0002518664
Дата охранного документа: 10.06.2014
10.06.2014
№216.012.cea2

Логический преобразователь

Устройство предназначено для реализации любой из четырех простых симметричных булевых функций, зависящих от четырех аргументов - входных двоичных сигналов, и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является...
Тип: Изобретение
Номер охранного документа: 0002518669
Дата охранного документа: 10.06.2014
+ добавить свой РИД